Télécharger Imprimer la page

Omron SYSMAC CPM1 Manuel De Programmation page 21

Publicité

Le Setup de l'API
Mot(s)
Bit(s)
Configurations du journal d'erreur (DM 6655)
Les sélections suivantes sont affectives après leur transfert à l'API.
DM 6655
00 à 03
Style
0 : Décalage après 7 enregistrements d'erreurs
1 : Mémorise seulement les 7 premiers enregistrements (sans changement)
2 à F : Ne mémorise pas les enregistrements
04 à 07
Inutilisés.
08 à 11
Valide la surveillance du temps de cycle
0 : Détecte les cycles longs en tant qu'erreurs non fatales
1 : Ne détecte pas les cycles longs
12 à 15
Inutilisés.
D3E Electronique Parc du Grand TROYES 3 Rond Point Winston CHURCHILL 10302 SAINTE SAVINE
Tél: 03 25 71 31 65 Fax: 03 25 74 38 82 Email: electronique@d3e.fr www.d3e.fr
Rem. 1. Lorsque le mode démarrer est réglé pour que le dernier mode de fonction-
nement utilisé avant la désactivation se poursuive, ce mode de fonctionne-
ment sera conservé par le condensateur intégré. Mais les données risquent
d'être perdues, si l'alimentation reste désactivée au delà du temps de sau-
vegarde du condensateur. Pour plus d'informations sur le temps de main-
tien, se reporter au Manuel de programmation du CPM1A ou à celui du
CPM1.
2. Ne pas régler "05" à "07", sinon les CPM1/CPM1A ne fonctionneront pas
correctement et le drapeau d'erreur du Setup de l'API RUN (AR 1302 ON)
ne sera pas activé.
3. Maintien de l'état du bit de maintien IOM (SR 25212)
Lorsque l'"Etat du bit de maintien IOM au démarrage" (DM 6601, bits de 08 à
11) est réglé sur "Conserve" avec le bit de maintien IOM (SR 25212) d'ac-
tivé, le programme peut être lancé avec l'état de la mémoire des E/S (E/S,
IR, LR) dans l'état où il se trouvait avant d'être désactivé. La zone d'entrée
est régénérée au démarrage, cependant la plus récente mise à jour de l'état
d'entrée écrase la précédente.
Maintien de l'état du bit de maintien d'état forcé (SR 25211)
Si l'"Etat du bit de maintien d'état forcé au démarrage" (DM 6601, bits de 12
à 15) est réglé sur "Conserve" avec le bit de maintien d'état forcé (SR 25211)
d'activé, le programme peut être lancé avec l'état régler/réinitialiser forcé
dans l'état où il se trouvait avant d'être désactivé. Cependant lorsque le
mode RUN est lancé, l'état initialiser/réinitialiser forcé est effacé.
Même si l'"Etat du bit de maintien IOM au démarrage" ou l'"Etat du bit de
maintien d'état forcé au démarrage" est réglé sur "Conserve", le bit de main-
tien IOM (SR 25212) ou l'état du bit de maintien d'état forcé (SR 25211) est
effacé lorsque l'alimentation est désactivée pendant une durée supérieure
au temps de sauvegarde du condensateur intégré. Pour plus d'informations
sur le temps de maintien, se reporter au Manuel de programmation du
CPM1A ou à celui du CPM1. A ce moment--là, la mémoire des E/S sera éga-
lement effacée, régler donc le système afin que la suppression de la
mémoire des E/S n'entraîne aucun problème.
4. Le délai de transmission correspond au délai survenant entre la transmis-
sion précédente et la transmission suivante.
Ordinateur
Contrôleur programmable
Fonction
Commande
Commande
Réponse
Durée du délai de
transmission
Chapitre
1-1
Page
24
Réponse
7

Publicité

loading