Télécharger Imprimer la page

Omron Sysmac C200HX Manuel D'utilisation page 59

Masquer les pouces Voir aussi pour Sysmac C200HX:

Publicité

Zone SR (relais spécial)
Maintient de l'état
au démarrage
3-4-5 Bit de maintien de l'état des E/S
Maintient de l'état
au démarrage
3-4-6 Bit de sortie OFF
3-4-7 Zone FAL (Alarme défaillance)
L'état SR 25211 ainsi que l'état des bits d'activation et désactivation en état forcé
peut être maintenu lorsque l'alimentation passe sur OFF et ON en activant le bit
de maintien en état forcé dans la configuration API. Si le bit de maintien en état
forcé est activé, l'état de SR 25211 est maintenu lors du passage de l'alimenta-
tion sur OFF et ON. Dans ce cas et lorsque SR 25211 est sur ON, l'état des bit
d'activation et désactivation en état forcé est également maintenu, comme indi-
que ce tableau.
Etat précédant l'arrêt
SR 25211
ON
OFF
Rem.: Pour des informations sur l'activation du bit de maintien en état forcé, se référer
au par. 3-6-4 Configuration API.
SR 25212 détermine si l'état des bits de zone IR et LR est ou n'est pas maintenu
lorsque le fonctionnement est activé ou interrompu, lorsque le fonctionnement
commence en commutant le mode PROGRAM en mode MONITOR ou RUN. Si
SR 25212 est sur ON, l'état du bit est maintenu; si SR 25212 est sur OFF, tous
les bits des zones IR et LR sont rems à zéro. Le bit de maintien d'état des E/S
réagit seulement s'il a été activé dans la configuration API.
L'état SR 25212 n'est pas compromis par une éventuelle coupure de courant à
moins que le tableau d'E/S soit enregistré; dans ce cas, SR 25212 passe sur
OFF.
SR 25212 doit être manipulé à partir d'un périphérique tel qu'une console de
programmation ou le logiciel SYSWIN.
L'état SR 25212 ainsi que l'état des bits de zone IR et LR peut être maintenu lors
du passage de l'alimentation sur OFF et ON en activant le bit de maintien d'état
des E/S dans la configuration API. Lorsque ce bit est activé, l'état SR 25212 est
maintenu lorsque l'alimentation passe sur OFF et ON. Dans ce cas et si SR
25212 est sur ON, l'état des bits de zone IR et LR est maintenu comme indique
ce tableau.
Etat avant l'arrêt
SR 25212
ON
OFF
Rem.: Pour des informations plus détaillées sur l'activation du bit de maintien d'état
des E/S, se référer au par. 3-6-4 Configuration API.
Le bit SR 25215 passe sur ON pour désactiver toutes les sorties provenant de
l'API. Le voyant OUT INHIBIT du panneau avant de l'UC s'allume. Lorsque le bit
de sortie OFF est sur OFF, tous les bits de sortie seront régénérés comme d'ha-
bitude.
L'état du bit de sortie OFF est intact en cas d'éventuelles interruptions d'alimen-
tation ou lorsque le fonctionnement de l'API cesse, à moins que le tableau d'E/S
a été enregistré et que le bit de maintien en état forcé ou le bit de maintien d'état
des E/S n'ont été activés dans la configuration API.
Le code FAL BCD à 2 digits sort sur les bits 25300 à 25307 lorsque l'instruction
FAL ou FALS est exécutée. Ces codes sont définis par l'utilisateur pour les fonc-
Etat au démarrage suivant
SR 25211
Bits forcés/reforcés
ON
Etat maintenu
OFF
Remis à zéro
Etat au démarrage suivant
SR 25212
Bits IR et LR
ON
Etat maintenu
OFF
Remis à zéro
Chapitre 3-4
43

Publicité

loading

Ce manuel est également adapté pour:

Sysmac c200hgSysmac c200he