Schémas de base à relais
Adresse Instruction
00000
00001
00002
00003
00004
00005
00006
00007
00008
Adresse Instruction
00000
00001
00002
00003
00004
00005
00006
00007
00008
Combinaison de AND LOAD
et OR LOAD
86
Le schéma suivant demande la conversion de AND LOAD en code
mnémonique car trois couples de conditions parallèles sont disposées en série.
Il indique aussi les deux modes de codage des programmes.
00000
00002
00004
00001
00003
00005
Opérande
LD
00000
OR NOT
00001
LD NOT
00002
OR
00003
AND LD
LD
00004
OR
00005
AND LD
OUT
00500
Avec le mode de droite, on peut combiner un nombre max. de huit blocs. Avec
celui de gauche, il n'y a aucune limite au nombre de blocs à combiner.
Le schéma suivant demande la conversion en code mnémonique des
instructions OR LOAD car 3 couples de conditions série sont disposées en
parallèle.
00000 00001
00002 00003
00040 00005
On transforme la première condition de chaque couple en LOAD avec
l'opérande de bit attribuée, puis l'autre condition en AND. On peut coder d'abord
les premiers deux blocs, suivis par OR LOAD, le dernier bloc et une autre OR
LOAD; ou bien d'abord les trois blocs suivis des deux OR LOAD. Ci-dessous
sont reportés les deux modes de code mnémonique.
Opérande
LD
00000
AND NOT
00001
LD NOT
00002
AND NOT
00003
OR LD
LD
00004
AND
00005
OR LD
OUT
00501
Avec le mode de droite, on peut combiner un nombre max. de huit blocs. Avec
celui de gauche, il n'y aucune limite au nombre de blocs à combiner.
On utilise les deux modes de codage précédent avec AND LOAD et OR LOAD,
lorsque le nombre de blocs à combiner ne dépasse pas huit.
Adresse Instruction
00000
LD
00001
OR NOT
00002
LD NOT
00003
OR
—
00004
LD
00005
OR
00006
AND LD
—
00007
AND LD
00008
OUT
Adresse Instruction
00000
LD
00001
AND NOT
00002
LD NOT
00003
AND NOT
—
00004
LD
00005
AND
00006
OR LD
—
00007
OR LD
00008
OUT
Chapitre 4-4
00500
Opérande
00000
00001
00002
00003
00004
00005
—
—
00500
00501
Opérande
00000
00001
00002
00003
00004
00005
—
—
00501