Temps d'exécution d'instruction et nombre de pas
Instruction
Instruction
Mnémonique
Mnémonique
AND BIT
AND TSTN
TEST NOT
OR BIT TEST
OR TST
OR BIT TEST
OR TSTN
NOT
Instructions de Sortie de
Sequence
Instruction
Mnémonique
OUTPUT
OUT
OUTPUT
OUT NOT
NOT
NOT
KEEP
KEEP
DIFFEREN-
DIFU
TIATE UP
TIATE UP
DIFFEREN-
DIFD
TIATE DOWN
TIATE DOWN
SET
SET
RESET
RSET
Code
Code
Longueur
Longueur
Temps d'exécution
(pas)
(pas)
CPU6j
351
4
0,25
1,21
350
4
0,25
1,21
351
4
0,25
1,21
Lorsqu'un opérande de longueur double est utilisé, ajouter 1 à la valeur indiquée
dans la colonne Longueur du tableau suivant.
Temps d'exécution
Code
Longueur
(pas) (Voir
(pas) (Voir
Rem.)
Rem.)
CPU-6j
---
1
0,17
0,62
---
1
0,17
0,62
011
1
0,25
0,67
013
2
0,46
0,87
014
2
0,46
0,87
---
1
0,17
0,58
---
1
0,17
0,58
Conditions
Conditions
ON (ms)
Haut : Mini
Haut : Mini
Bas : Maxi
Bas : Maxi
CPU4j
0,37
Réglage d'1 bit
d'un mot à une
constante
1,67
Réglage d' 1
indirect IR+ de
bit à indirect
IR+
0,37
Réglage d'1 bit
d'un mot à une
constante
1,67
Réglage d'1
indirect IR+ de
bit à indirect
IR+
0,37
Réglage d'1 bit
d'un mot à une
constante
1,67
Réglage d'1
indirect IR+ de
bit à indirect
IR+
Conditions
ON (ms)
Haut : Mini
Haut : Mini
Bas : Maxi
Bas : Maxi
CPU-4j
0,21
Mots de dés-
ignation
0,83
Désignation
indirecte IR+
0,21
Mots de dés-
ignation
0,83
Désignation
indirecte IR+
0,29
Mots de dés-
ignation
0,87
Désignation
indirecte IR+
0,54
Mots de dés-
ignation
1,12
Désignation
indirecte IR+
0,54
Mots de dés-
ignation
1,12
Désignation
indirecte IR+
0,21
Mots de dés-
ignation
0,79
Désignation
indirecte IR+
0,21
Mots de dés-
ignation
0,79
Désignation
indirecte IR+
Chapitre
15-5
Temps d'exécution
OFF (ms)
CPU6j
CPU4j
0,21
0,37
0,21
0,37
0,21
0,37
0,21
0,37
0,21
0,37
0,21
0,37
Temps d'exécution
OFF (ms)
CPU-6j
CPU-4j
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
0,08
0,17
0,08
0,17
0,08
0,17
0,08
0,17
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
585