Périphérie CN TOR et analogique
14.2 Accès indirects à la périphérie par l'AP
Nombre d'octets d'entrée/sortie CN actifs
MD10350 $MN_FASTIO_DIG_NUM_INPUTS =
2 + 1 = 3
MD10360 $MN_FASTIO_DIG_NUM_OUTPUTS
= 1 + 1 = 2
Affectation du matériel
MD10366 $MN_HW_ASSIGN_DIG_FASTIN[ 0 ]
= 'H5000200'
MD10366 $MN_HW_ASSIGN_DIG_FASTIN[ 1 ]
= 'H5000201'
MD10368 $MN_HW_ASSIGN_DIG_FAS‐
TOUT[ 0 ] = 'H5000200'
Les adresses hexadécimales 200
aux adresses logiques de base décimales 512
TIA Portal.
14.2.3
Variables système
Données d'entrée
Variable système
$A_IN[ <n> ]
$A_INA[ <n> ]
Un arrêt du prétraitement des blocs est déclenché dans le canal à la lecture des données
d'entrée dans un programme pièce.
Données de sortie
Variable système
$A_OUT[ <n> ]
$A_OUTA[ <n> ]
Un arrêt du prétraitement des blocs est déclenché dans le canal à la lecture des données de
sortie dans un programme pièce.
14.2.4
Entrées de comparateur
En plus des entrées de périphérie, 16 entrées de comparateur internes à l'AP sont disponibles.
L'état logique actuel d'une entrée de comparateur résulte d'une comparaison entre une
entrée de périphérie analogique et un valeur seul spécifiée dans une donnée de réglage.
Voir "Entrées de comparateur (Page 841)".
826
et 201
écrites dans les paramètres machine correspondent
H
H
et 513
D
Indice ou numéro de l'entrée <n>
1 ... 4 et 9 ... 40, voir Entrées CN TOR (Page 827)
1 ... 8, voir Entrées CN analogiques (Page 833)
Indice ou numéro de la sortie <n>
1 ... 4 et 9 ... 40, voir Sorties NC TOR (Page 829)
1 ... 8, voir Sorties NC analogiques (Page 836)
; 2 octets d'entrée TOR + 1 octet intégré
; 1 octet de sortie TOR + 1 octet intégré
; $A_IN[ 9 ] ... [ 16 ] du 1er octet d'entrée de
périphérie
; $A_IN[ 17 ] ... [ 24 ] du 2e octet d'entrée de
périphérie
; $A_OUT[ 9 ] ... [ 16 ] dans le 1er octet de sortie
de périphérie
attribuées lors de la configuration dans
D
Description fonctionnelle, 01/2023, A5E48053578D AF
Fonctions de base