6. Modules fonctionnels
6.1 Modules fabricant
430
Principe de fonctionnement
Module SR - Registre à décalage (BIT)
À chaque front ascendant sur FP (ForwardPulse), la valeur binaire sur l'entrée de don-
née FD (ForwardData) est reprise dans le premier champ du registre Q1. Les contenus
initiaux des zones de registre sont alors décalés d'un champ en direction des numéros
de champ supérieurs.
À chaque front ascendant sur BP (BackwardPulse), la valeur binaire sur l'entrée de don-
née BD (BackwardData) est reprise dans le dernier champ du registre Q8. Les conte-
nus initiaux des zones de registre sont alors décalés d'un champ en direction des
numéros de champ inférieurs.
Exemple : registre à décalage mode de fonctionnement BIT, vers l'avant
Fig. 203: Registre à décalage SR.. : opération de décalage vers l'avant en mode BIT
①
Situation initiale
L'option Activation du module par EN requise est cochée.
– SR..EN n'est pas activée ; le module n'est pas actif.
– Le bit de donnée 1 se trouve dans SR..Q7, les autres champs du registre contiennent un
0.
②
Validation d'un bit de donnée
– SR..EN est activée ; le module est actif.
– SR..FD possède la valeur 1.
– Lors de l'impulsion vers l'avant via SR..FP, la zone de registre SR..Q1 décale le contenu
de toutes les zones de registre d'une position vers le haut et valide le 1 de SR..FD.
③
Validation d'un bit de donnée
– SR..EN est activée ; le module est actif.
– SR..FD possède la valeur 0.
– Lors de l'impulsion vers l'avant via SR..FP, la zone de registre SR..Q1 décale de nouveau
le contenu de toutes les zones de registre d'une position vers le haut et valide le 0 de
SR..FD.
④
Remise à zéro du registre
– SR..EN est activée ; le module est actif.
– L'activation de SR..RE efface le contenu du registre.
easyE4 07/20 MN050009 FR www.eaton.com