7
Concepts
remplir la mémoire du signal. L'intégralité de la mémoire du signal étant remplie
avec un cycle de signal, chaque emplacement de mémoire correspond à un angle
de phase de 2 p /8 192 radians.
+8191
CAN
signal
Code
-8191
Représentation d'une onde sinusoïdale dans la mémoire de signal
Les générateurs de synthèse numérique directe (DDS) font intervenir une
technique d'accumulation de phases pour contrôler l'adressage mémoire du
signal. Au lieu d'utiliser un compteur pour générer des adresses mémoire
séquentielles, un "additionneur" est utilisé (voir à la page suivante). A chaque
cycle d'horloge, la constante importée dans le registre d'incréments de phase
(PIR, Phase Increment Register) est ajoutée au résultat dans l'accumulateur de
phases. Les bits les plus significatifs de la sortie de l'accumulateur de phases sont
utilisés pour adresser la mémoire du signal. En modifiant la constante PIR, le
nombre de cycles d'horloge requis pour parcourir l'intégralité de la mémoire du
signal change, modifiant ainsi la fréquence de sortie.
Le PIR contrôle la rapidité des modifications de la valeur de la phase et par
conséquent la fréquence en cours de génération. Plus le nombre de bits dans
l'accumulateur de phases est grand, plus la résolution de la fréquence est fine.
Comme le PIR n'affecte que la périodicité des modifications de la valeur de la
phase (et non la phase proprement dite), les changements de fréquence du signal
sont à phase continue.
368
(180°)
0
2047
(90°)
4095
8191
(360°)
6143
(270°)
Keysight 33210A Guide d'utilisation
Adresse mémoire
(phase)