Quand ce bit est à 1 :
Table image
Fichier image d'entrée
d'entrée du rack 3
d'adaptateur (décimal)
(octal)
10
11
13
15
Programmation des
blocs transferts en
mode Adaptateur
Tableau 8.B
Bits d'état du processeur de supervision établis dans la table des
données du processeur en mode Adaptateur
Il indique que le processeur en mode Adaptateur :
8
Détecte une rupture de communication ou reçoit une commande de remise à 0 du processeur
de supervision
9
Reçoit du processeur de supervision une commande de remise à 0 (processeur en mode
Programme ou Test)
11
Détecte que le processeur de supervision est en cours de mise sous tension ; ce bit est remis à
0 avec la première communication du processeur de supervision
13
Détecte une rupture de communication (c'est à dire pas d'activité de communication sur la
liaison de communication RIO dans les dernières 100 ms)
Pour transférer des blocs de données entre un processeur PLC-5/12,
-5/15 ou -5/25 en mode adaptateur et un processeur de supervision, le
processeur en mode Adaptateur doit avoir une instruction BTW pour
répondre à l'instruction BTR du processeur de supervision (et une
instruction BTR pour répondre à l'instruction BTW du processeur
superviseur). Par exemple, quand le processeur de supervision valide
une instruction BTR, le processeur en mode Adaptateur répond en
validant une instruction BTW. Le processeur superviseur commande le
transfert ; le processeur en mode Adaptateur répond à la requête. La
figure 8.4 donne un exemple de programmation de bloc-transfert entre
un processeur en mode Adaptateur et un processeur de supervision.
Chapitre 8
Transfert de données discrètes et de bloc transfert
8-7