temps de transfert des E/S, 10 1
temps de transfert du fond de panier d'E/S, 10 2
RIO
planification du câblage, 3 5
temps de scrutation, 10 2
blocs transferts, 10 3
calcul, 10 4
nombre d'entrées de racks sur la liste de
scrutation, 10 3
optimisation, 10 4
vitesse de transmission, 10 2
S
Scrutation, transfert de données discrètes
au bus de terrain RIO, 9 4
aux E/S du processeur résident, 9 4
Scrutation de la logique. oir Scrutation du
programme
Scrutation du programme
exécution de lignes de façon sélective, 9 3
introduction, 9 1
logique fausse et logique vraie, 9 2
Sélection
bloc d'alimentation, 2 9 2 12
câblage, 2 15
d'un rack, 2 6
module adaptateur 1771 ALX, 2 4
module adaptateur 1771 AS, 2 4
module adaptateur 1771 ASB, 2 4
Sélection d'un module, E/S complémentaires, 2 13
Sélection de l'équipement, système de redondance,
2 14
Sélection de l'équipement d'un système de
redondance, processeur PLC 5, 2 14
Sélection de la taille des points, des modules d'E/S,
2 2
Sélection des modules adaptateur
1771 AS, 2 4
1771 ASB, 2 4
Séquence d'un bloc-transfert de données,
PLC-5/10, -5/12, -5/15, -5/25, 8 19
Séquence de bloc transfert, de données, 8 19
Séquende de bloc transfert, de données, avec les bits
d'état, 8 20
SFC
considérations de programmation, 6 3
en tant que fonction du processeur, 1 6
exemples d'application, 6 3
période d'utilisation, 6 2
tâches de commande, 6 1
transitions, 6 1
ndex
Sous programmes de gestion des défauts
bloc transfert de données, 8 18
modification depuis la logique à relais, 7 9
Sous-programme de défauts comme caractéristique
de programmation, 7 1
Sous-programme de gestion des défauts
correction d'un défaut de rack, 7 13
installation, 7 8
mise sous tension, 7 10
programmation, 7 6 7 10
protection de mise sous tension, 7 10
test, 7 8
validation, 7 8
Sous-programmes d'interruption. oir STIs PIIs
sous-programmes d'erreurs, sous-programme
d'erreur de mise soustension
Sous-programmes de défauts, comme
caractéristique de programmation, 7 1
Sous-programmes de gestion des défauts
bits de défauts majeurs, 7 4
codes des défauts majeurs, 7 4
Spécification fonctionnelle
analyse détaillée, 1 5
contenu, 1 4
définition, 1 3
développement du programme, 1 5
planification des programmes d'application, 6 1
vérification de l'état complet, 1 5
STI, avec instruction d'un bloc transfert, 8 18
Stockage des données, 6 7
Système de contrôle centralisé, des processeurs
PLC-5, 1 2
Système de contrôle réparti, des processeurs
PLC-5, 1 2
Système de redondance, définition, 1 7
T
Table des données
adresse logique des formats d'adressage, 6 9
formats d'adressage
adresse d'image d'E/S, 6 9
adresse indexée, 6 9
adresse indirecte, 6 9
adresse symbolique, 6 9
Table des données des processeurs PLC 5, formats
d'adressage, 6 9
Temps de scrutation, calcul, 10 6
Terminaison de liaison, réglage des commutateurs de
SW3, A 12
Terminaux de programmation, interfaces opérateur,
2 8
I-5