Table des Matières

Publicité

Les langues disponibles

Les langues disponibles

Les paramètres de l'instrument quand l'instrument est allumé sont déterminés par le
réglage du champ POWER UP sur le menu SYStème. Se reporter à la section Mode
d'opération Si POWER UP=POWER DOWN ou POWER UP=RECALL nn a été fixé et
qu'un état défini est demandé par le contrôleur au démarrage alors la commande *RST doit
être utilisée pour charger les valeurs par défaut du système.
Si, pour une raison quelconque, une erreur est détectée à la mise en route dans la
mémoire vive rémanente, un avertissement est indiqué et tous les réglages retournent à
leur valeur par défaut, comme dans le cas d'une commande ∗RST.
5.1.5. Registres d'état
Cette section décrit le modèle d'état complet de l'instrument. Il faut noter que certains
registres sont spécifiques à la section GPIB de l'instrument et qu'ils sont d'utilisation limitée
dans un environnement ARC.
5.1.5.1. Etat d'évènement standard et registres d'activation d'état d'évènement standard
Ces deux registres sont exploités selon les impératifs d'IEEE std. 488.2.
Tous les bits réglés dans le Standard Event Status Register qui correspondent aux bits
réglés dans le Standard Event Status Enable Register entraînent le réglage du bit ESB
dans le Status Byte Register.
Le Standard Event Status Register est lu et réinitialisé par la commande ∗ESR?. Le
Standard Event Status Enable Register est réglé par la commande ∗ESE <nrf> et lu par la
commande ∗ESE?.
Bit 7 -
Allumage. Réglé la première fois que l'alimentation est appliquée à
l'instrument..
Bit 6 -
Non utilisé.
Bit 5 -
Command Error. Réglé lorsqu'une erreur de type syntaxique est
détectée dans une commande du bus. L'analyseur syntaxique est
réinitialisé et l'analyse continue à l'octet suivant du flot d'entrée.
Bit 4 -
Execution Error. Réglé lorsqu'il se produit une erreur pendant une
tentative d'exécution d'une commande où la syntaxe est entièrement
analysée. Le numéro d'erreur approprié est signalé dans le Execution
Error Register.
Bit 3 -
Non utilisé
Bit 2 -
Query Error. Réglé lorsqu'une erreur d'interrogation se produit. Le
numéro d'erreur approprié est signalé dans le Query Error Register,
comme indiqué ci-dessous.
Bit 1 -
Non utilisé
Operation Complete. Réglé en réponse à la commande ∗OPC.
Bit 0 -
5.1.5.2. Registre d'état par octet et registre d'activation de demande de service
Ces deux registres sont exploités selon les impératifs d'IEEE Std. 488.2.
Tous les bits réglés dans le Status Byte Register qui correspondent aux bits réglés dans le
Service Request Enable Register entraînent le réglage du bit RQS/MSS dans le Status
Byte Register, ce qui produit un Service Request sur le bus.
I - 44
1
erreur interrompue
2
erreur point mort
3
erreur non terminée
GX 1010

Publicité

Chapitres

Table des Matières
loading

Table des Matières