Sun Oracle SPARC M5-32 Guide D'administration page 28

Masquer les pouces Voir aussi pour SPARC M5-32:
Table des Matières

Publicité

Présentation des complexes racines de périphériques PCIe
Le tableau suivant répertorie les informations relatives à chaque emplacement PCIe et EMS d'une
DCU3 entièrement remplie.
Empla-
Complexe racine N° de CMU/CMP
cement
PCIe 1
pci_59
PCIe 2
pci_49
PCIe 3
pci_48
PCIe 4
pci_58
PCIe 5
pci_50
PCIe 6
pci_56
PCIe 7
pci_57
PCIe 8
pci_51
PCIe 9
pci_63
PCIe 10
pci_53
PCIe 11
pci_52
PCIe 12
pci_62
PCIe 13
pci_54
PCIe 14
pci_60
PCIe 15
pci_61
PCIe 16
pci_55
EMS1
pci_48
EMS2
pci_56
EMS3
pci_52
EMS4
pci_60
Informations connexes
"Localisation des emplacements PCIe et EMS de DCU3" à la page 26
28
Serveurs SPARC M5-32 et SPARC M6-32 · Guide d'administration · Décembre 2014
Chemin de périphérique
CMU13/CMP1
/pci@11c0/pci@1/pci@0/pci@8
CMU12/CMP0
/pci@f40/pci@1/pci@0/pci@2
CMU12/CMP0
/pci@f00/pci@1/pci@0/pci@6
CMU13/CMP1
/pci@1180/pci@1/pci@0/pci@4
CMU12/CMP1
/pci@f80/pci@1/pci@0/pci@8
CMU13/CMP0
/pci@1100/pci@1/pci@0/pci@2
CMU13/CMP0
/pci@1140/pci@1/pci@0/pci@6
CMU12/CMP1
/pci@fc0/pci@1/pci@0/pci@4
CMU15/CMP1
/pci@12c0/pci@1/pci@0/pci@8
CMU14/CMP0
/pci@1040/pci@1/pci@0/pci@2
CMU14/CMP0
/pci@1000/pci@1/pci@0/pci@6
CMU15/CMP0
/pci@1280/pci@1/pci@0/pci@4
CMU14/CMP1
/pci@1080/pci@1/pci@0/pci@8
CMU15/CMP0
/pci@1200/pci@1/pci@0/pci@2
CMU15/CMP0
/pci@1240/pci@1/pci@0/pci@6
CMU14/CMP1
/pci@10c0/pci@1/pci@0/pci@4
CMU12/CMP0
/pci@f00/pci@1/pci@0/pci@c
CMU13/CMP0
/pci@1100/pci@1/pci@0/pci@0
CMU14/CMP0
/pci@1000/pci@1/pci@0/pci@c
CMU15/CMP0
/pci@1200/pci@1/pci@0/pci@0
Chemin FRU
/SYS/IOU3/PCIE1
/SYS/IOU3/PCIE2
/SYS/IOU3/PCIE3
/SYS/IOU3/PCIE4
/SYS/IOU3/PCIE5
/SYS/IOU3/PCIE6
/SYS/IOU3/PCIE7
/SYS/IOU3/PCIE8
/SYS/IOU3/PCIE9
/SYS/IOU3/PCIE10
/SYS/IOU3/PCIE11
/SYS/IOU3/PCIE12
/SYS/IOU3/PCIE13
/SYS/IOU3/PCIE14
/SYS/IOU3/PCIE15
/SYS/IOU3/PCIE16
/SYS/IOU3/EMS1
/SYS/IOU3/EMS2
/SYS/IOU3/EMS3
/SYS/IOU3/EMS4

Publicité

Table des Matières
loading

Ce manuel est également adapté pour:

Sparc m6-32

Table des Matières