Sun Oracle SPARC M5-32 Guide D'administration page 20

Masquer les pouces Voir aussi pour SPARC M5-32:
Table des Matières

Publicité

Présentation des complexes racines de périphériques PCIe
Le tableau suivant répertorie les informations relatives à chaque emplacement PCIe et EMS d'une
DCU1 entièrement remplie.
Empla-
Complexe
cement
racine
PCIe 1
pci_27
PCIe 2
pci_17
PCIe 3
pci_16
PCIe 4
pci_26
PCIe 5
pci_18
PCIe 6
pci_24
PCIe 7
pci_25
PCIe 8
pci_19
PCIe 9
pci_31
PCIe 10
pci_21
PCIe 11
pci_20
PCIe 12
pci_30
PCIe 13
pci_22
PCIe 14
pci_28
PCIe 15
pci_29
PCIe 16
pci_23
EMS1
pci_16
EMS2
pci_24
EMS3
pci_20
EMS4
pci_28
Informations connexes
"Localisation des emplacements PCIe et EMS de DCU1" à la page 18
20
Serveurs SPARC M5-32 et SPARC M6-32 · Guide d'administration · Décembre 2014
N° de CMU/CMP
Chemin de périphérique
CMU5/CMP1
/pci@9c0/pci@1/pci@0/pci@8
CMU4/CMP0
/pci@740/pci@1/pci@0/pci@2
CMU4/CMP0
/pci@700/pci@1/pci@0/pci@6
CMU5/CMP1
/pci@980/pci@1/pci@0/pci@4
CMU4/CMP1
/pci@780/pci@1/pci@0/pci@8
CMU5/CMP0
/pci@900/pci@1/pci@0/pci@2
CMU5/CMP0
/pci@940/pci@1/pci@0/pci@6
CMU4/CMP1
/pci@7c0/pci@1/pci@0/pci@4
CMU7/CMP1
/pci@ac0/pci@1/pci@0/pci@8
CMU6/CMP0
/pci@840/pci@1/pci@0/pci@2
CMU6/CMP0
/pci@800/pci@1/pci@0/pci@6
CMU7/CMP0
/pci@a80/pci@1/pci@0/pci@4
CMU6/CMP1
/pci@880/pci@1/pci@0/pci@8
CMU7/CMP0
/pci@a00/pci@1/pci@0/pci@2
CMU7/CMP0
/pci@a40/pci@1/pci@0/pci@6
CMU6/CMP1
/pci@8c0/pci@1/pci@0/pci@4
CMU4/CMP0
/pci@700/pci@1/pci@0/pci@c
CMU5/CMP0
/pci@900/pci@1/pci@0/pci@0
CMU6/CMP0
/pci@800/pci@1/pci@0/pci@c
CMU7/CMP0
/pci@a00/pci@1/pci@0/pci@0
Chemin FRU
/SYS/IOU1/PCIE1
/SYS/IOU1/PCIE2
/SYS/IOU1/PCIE3
/SYS/IOU1/PCIE4
/SYS/IOU1/PCIE5
/SYS/IOU1/PCIE6
/SYS/IOU1/PCIE7
/SYS/IOU1/PCIE8
/SYS/IOU1/PCIE9
/SYS/IOU1/PCIE10
/SYS/IOU1/PCIE11
/SYS/IOU1/PCIE12
/SYS/IOU1/PCIE13
/SYS/IOU1/PCIE14
/SYS/IOU1/PCIE15
/SYS/IOU1/PCIE16
/SYS/IOU1/EMS1
/SYS/IOU1/EMS2
/SYS/IOU1/EMS3
/SYS/IOU1/EMS4

Publicité

Table des Matières
loading

Ce manuel est également adapté pour:

Sparc m6-32

Table des Matières