Opérations avec le registre d'adresse de base BR
Réaction aux erreurs
Opérations de chargement
et de transfert pour la
mémoire commune
organisée par mots
Adresses autorisées
Réaction aux erreurs
9 - 28
Si ce n'est pas le cas, la CPU décèle une erreur de transfert/charge-
ment (DTC) et appelle l'OB 32. Si l'OB 32 n'est pas chargé, la CPU
se met à l'arrêt en indiquant l'erreur DTC dans la pile des interrupti-
ons.
Tableau 9-10
Opérations pour l'accès à la mémoire commune organisée
par mots
Opération
Opérande Fonction
LW GW
-32768 à
+32767
LW GD
-32768 à
+32767
TW GW
-32768 à
+32767
TW GD
-32768 à
+32767
1 L'ACCU 1-H est mis à "0".
2 ACCU 2
: = ACCU 1
nouveau
L'adresse absolue doit être comprise :
• • entre F 0000H et F FFFFH pour LW GW et TW GW
et
• • entre F 0000H et F FFFEH pour LW GD et TW GD.
Si ce n'est pas le cas, la CPU décèle une erreur de transfert/charge-
ment (DTC) et appelle l'OB 32. L'accumulateur 1 contient le code
d'erreur 1A01H. Si l'OB 32 n'est pas chargé, la CPU se met à l'arrêt
en indiquant l'erreur DTC dans la pile des interruptions.
Addition de la constante paramétrée au
contenu du registre BR et chargement du
mot ainsi adressé dans l'ACCU 1-L
Addition de la constante paramétrée au
contenu du registre BR et chargement du
double mot ainsi adressé dans l'ACCU 1
Addition de la constante paramétrée au
contenu du registre BR et transfert du
contenu de l'ACCU 1-L dans le mot
ainsi adressé
Addition de la constante paramétrée au
contenu du registre BR et transfert du
contenu de l'ACCU 1 dans le double
mot ainsi adressé
ancien
Programmation de la CPU 948
C79000-G8577-C848-04
1 2
2