Autotest
Test de la surveillance du
temps de cycle
Test des lignes d'adresses
Test du code du programme
système
Test du code des blocs de
code STEP 5
5 - 36
Lors de la mise en route, sans tranche horaire
Cette fonction de test permet de vérifier la surveillance du temps de
cycle durant la phase de mise en route. Pour ce faire, le temps de cycle
est réglé à la valeur la plus petite (20 ms). Il faut ensuite attendre que
l'erreur de cycle apparaisse dans une boucle de programme.
Cycliquement en état de marche RUN, avec tranche horaire
Ce test permet de constater des interruptions de même que des courts-
circuits dans les lignes d'adresses. Des profils binaires sont envoyés
cycliquement sur les lignes d'adresses, puis à nouveau lus et comparés.
Cycliquement en état de marche RUN, avec tranche horaire
Ce test vérifie le contenu du système d'exploitation de la CPU dans la
RAM interne (zone de vérification D 0000H à E 7FFDH).
La vérification s'effectue par addition du contenu de la zone de vérifi-
cation et comparaison avec le total de contrôle dans l'EPROM.
Cycliquement en état de marche RUN, avec tranche horaire
Le total de contrôle de chaque bloc de code STEP 5 valable est vérifié.
Lorsqu'une carte à mémoire est enfichée, le total de contrôle des blocs
de code de la CPU 948 est créé après l'effacement général et après la
copie du contenu de la carte à mémoire dans la mémoire utilisateur in-
terne. Les blocs de code chargés ultérieurement sont également véri-
fiés.
Nota
Le test du code des blocs STEP 5 décèle toujours une erreur
lorsqu'un ou plusieurs blocs de code ont été modifiés de façon
dynamique.
La modification est possible sur la PG. Ce faisant, le total de
contrôle du programme système de la CPU 948 est créé.
Programmation de la CPU 948
C79000-G8577-C848-04