Bits de commande et pile des interruptions
5.4.2
Pile des interruptions
Pile des interruptions
Prof. : 01
Reg.ins :
Ptr PBL :
Numéro
de page :
Parenth. :
ACCU1 :
0000 31BA
Affich. résultat :
Origine interrup :
Figure 5-2
Exemple d'une page d'écran de l'affichage de la pile des interruptions
5 - 14
Lorsque la CPU se trouve en STOP, l'écran de la console affiche
d'abord les bits de commande puis, lorsque vous avez appuyé sur la
touche de validation, la pile des interruptions. Lors du passage en
STOP, le programme système y reporte toutes les informations qui
sont nécessaires à un redémarrage.
Lors du diagnostic d'erreur, la pile des interruptions renseigne sur la
nature de l'erreur et l'endroit du programme où elle s'est produite.
Si une seule erreur est à l'origine de l'arrêt, l'écran n'affiche qu'un ni-
veau d'information ITPILE. Si plusieurs erreurs sont apparues, il y a
autant de niveaux ITPILE que d'erreurs (Prof. : 01, Prof. : 02,
etc.). Dans la rubrique "Origine interrup", une seule erreur est cochée
par niveau.
En présence de plusieurs erreurs, l'erreur apparue immédiatement
avant le passage à l'état STOP est indiquée au niveau "Prof. : 01".
La figure 5-2 montre un exemple d'affichage de la pile des interruptions.
1205
CAD (nou) :
EDEFF
PB no :
Adr.rel :
00FD
CAD (anc) :
NP1 000
NP2 000
NP3 000
ACCU2 :
0000 0005
FL 1
FL 0
ETAT
RLG
X
X
BL INEX
DB INEX
MDT
ACQ
STS
AHMAS
000B3
Adr.DB :
00000
9
DB no :
00013
Reg.DBL :
000B2
09DF3FBF
MMII :
NP5 000 NP6 000
NP4 000
0004 0005
ACCU3 :
OVFL
OVFLMEM
SUB
DTC
PARI
DAD
HALT
DPE
Adr.BA :
00108
OB no :
0000
Reg.BS :
00000
MEII :
FFFFFFFF
ACCU4 :
0004 0005
OU
1e ?
P.BL>
P.IT>
STOP
CYC
X
Programmation de la CPU 948
C79000-G8577-C848-04
1