Niveaux de traitement de programme
Exemple pour la pile des interruptions
Commutateur d´arrêt
DAD
SUB
Cycle
Figure 4-2
Principe de changement de niveau et de l'ITPILE
Exemple d'interruption d'un niveau de base par une interruption en fin de
bloc
Il se présente une alarme d'horloge pendant le traitement d'une alarme
de processus. Comme l'alarme d'horloge est prioritaire, le traitement
de l'alarme de processus est interrompu en fin de bloc pour permettre
le traitement de l'alarme d'horloge. Si, lors du traitement de l'alar-
me d'horloge, une erreur d'adressage apparaît par exemple, le traite-
ment de l'alarme d'horloge est interrompu dès la prochaine limite
d'instruction et le niveau DAD est imbriqué.
4 - 8
Redémarrage
STOP
Prof. 1
DAD
Prof. 2
SUB
Prof. 3
Cycle
Prof. 4
ITPILE =
Image des niveaux
interrompus
DAD
SUB
Mise en route
Cycle
Programmation de la CPU 948
C79000-G8577-C848-04