Paramètres/plage d'adresses
4.4 Espace d'adresse
Exemple : influence du lissage sur le temps de réaction maximal pour "1oo2 evaluation (2de2) (max.
SIL3/Kat.4/PLe)" paramétrée en cas d'erreur
En présence d'une erreur (One Fault Delay Time, OFDT), si "1oo2 evaluation (2de2) (max.
SIL3/Kat.4/PLe)" a été paramétrée, vous pouvez calculer le temps de réaction maximal
selon la formule suivante :
temps de réaction max. (avec erreur de discordance) = 2 × temps du cycle de conversion ×
lissage + temps de discordance + 2 × temps du cycle de conversion
Par exemple, pour une paire de voies connectée et paramétrée (activée), fréquence
perturbatrice 50 Hz, lissage = 16 cycles de conversion, temps de discordance = 2000 ms,
temps du cycle de conversion calculé à l'aide la formule au chapitre Temps de réaction
(Page 69) :
temps de réaction max. (avec erreur de discordance) = 2 × 70 ms × 16 + 2000 ms +
2 × 70 ms = 4380 ms
En cas de discordance des deux voies d'entrée, 4380 ms peuvent être nécessaires au
module F avant qu'il ne signale une erreur de discordance à la CPU F.
Si le temps de discordance est expiré, une erreur est signalée et la valeur de process est
mise sur 7FFF
valeur de remplacement 0 est écrite dans la MIE pour le programme de sécurité.
4.4
Espace d'adresse
Occupation d'adresses du module d'entrées analogiques F-AI 4xI 0(4)..20mA 2-/4-wire HF
Le module d'entrées analogiques F-AI 4xI 0(4)..20mA 2-/4-wire HF occupe les plages
d'adresses suivantes dans la CPU F :
Tableau 4- 3 Occupation d'adresses dans la CPU F
CPU F
CPU F S7-300/400
CPU F S7-1200/1500
x = adresse de début du module
38
pour les CPU F S7-300/400 ou sur 0 pour les CPU F S7-1200/1500. La
H
Octets occupés dans la CPU F :
dans la zone des entrées
IB x + 0 à x + 12
IB x + 0 à x + 13
Module d'entrées analogiques F-AI 4xI 0(4)..20mA 2-/4-wire HF (6ES7136-6AA00-0CA1)
dans la zone des sorties
QB x + 0 à x + 3
QB x + 0 à x + 4
Manuel, 08/2018, A5E41448886-AB