Bit d'information en retour
EVENT_CMP1
RES_EVENT_UFLW_ACK
RES_EVENT_OFLW_ACK
RES_EVENT_CMP0_ACK
RES_EVENT_CMP1_ACK
Principe d'acquittement intégral
Les bits avec mémorisation sont acquittés selon le principe d'acquittement intégral.
La figure suivante montre un exemple de déroulement du principe d'acquittement intégral en
cas de débordement haut :
①
②
③
④
⑤
Figure 4-5
Module d'entrées TOR DI 8x24VDC HS (6ES7131-6BF00-0DA0)
Manuel, 11/2019, A5E35243811-AD
Explications
Ce bit indique, comme état mémorisé pour la voie respective, qu'un événement de compa-
raison avec la valeur de comparaison 1 est apparu. Vous réinitialisez l'état en acquittant
avec RES_EVENT_CMP1.
Lorsque la valeur de comptage est mise à la valeur initiale, le bit EVENT_CMP1 n'est pas
mis à 1.
Ce bit indique, pour la voie respective, que la remise à 0 du bit d'événement
EVENT_UFLW est active.
Ce bit indique, pour la voie respective, que la remise à 0 du bit d'événement
EVENT_OFLW est active.
Ce bit indique, pour la voie respective, que la remise à 0 du bit d'événement
EVENT_CMP0 est active.
Ce bit indique, pour la voie respective, que la remise à 0 du bit d'événement
EVENT_CMP1 est active.
Le bit d'information en retour EVENT_OFLW est mis à 1 comme événement avec mémorisa-
tion en cas de débordement haut.
Vous mettez à 1 le bit de commande RES_EVENT_OFLW pour déclencher la remise à 0 de
EVENT_OFLW .
Le bit d'information en retour RES_EVENT_OFLW_ACK est mis à 1 quand la remise à 0 de
EVENT_OFLW a été détectée.
Vous remettez le bit de commande RES_EVENT_OFLW à 0.
Le bit d'information en retour RES_EVENT_OFLW_ACK est remis à 0.
Principe d'acquittement
Mode de fonctionnement "Comptage (CNT)"
4.2 Paramètres/plage d'adresses
47