Télécharger Imprimer la page

Schiller DEFIGARD 5000 Notice Technique page 63

Défibrillateur

Publicité

Notice technique
LHVC
EPDU
UPRA
SYNC
-SFDU
-RFDU
PHASE1_C Phase 1 conduction.
PHASE1_B Phase 1 blocking.
Article no.: 0-48-0202 Rev. a
Load High Voltage Capacitor.
Signal logique qui active directement le générateur HT afin de charger
le condensateur HT. Ce signal est actif pendant toute la durée de la
phase de charge du condensateur HT jusqu'à l'arrêt de charge.
⇒ le signal de sortie LHVC est actif au niveau haut (actif à +5 V).
Enable Patient Discharge Unit.
Signal logique qui réalise par l'intermédiaire d'un transistor la mise
sous tension du circuit Hardware de délivrance du choc. Ce signal est
actif pendant toute la durée de la phase de maintien jusqu'à la
délivrance du choc.
⇒ le signal de sortie EPDU est actif au niveau haut (actif à +5 V).
Micro-Controller Patient Relay Activation.
Signal logique issu du microcontrôleur défi qui réalise l'activation
d'une voie de déclenchement du relais patient par l'intermédiaire d'un
transistor. Ce signal est actif pendant 100 ms lors du choc de
défibrillation.
⇒ le signal de sortie UPRA est actif au niveau haut (actif à +5 V).
Synchronisation.
Signal logique qui réalise la commande soit d'un CHOC DIRECT, soit
d'un CHOC SYNCHRONISE en fonction du mode de fonctionnement
transmis par le microprocesseur de la carte CPU par l'intermédiaire
de la liaison série. En mode direct le signa SYNC se trouve à l'état
bas. En mode synchronisé, le signal SYNC se trouve à l'état haut.
⇒ le signal de sortie SYNC est actif au niveau haut pour le choc
synchronisé.
Set Failure Detection Unit.
Signal logique issu du microcontrôleur défi qui déclenche la bascule
sécurité à la mise sous tension, avant le test de celle-ci par le
microcontrôleur. Le signal –SFDU est actif pendant 5 ms.
⇒ le signal de sortie -SFDU est actif au niveau bas (actif à 0 V).
Reset Failure Detection Unit.
Signal logique qui remet directement la bascule sécurité à zéro après
le test de celle-ci à la mise sous tension. Le signal –RFDU est actif
pendant 5 ms.
⇒ le signal de sortie -RFDU est actif au niveau bas (actif à 0 V).
Signal logique qui permet la conduction des IGBT de la première
phase. Ce signal est uniquement généré pendant le choc de
défibrillation. Le rapport Ton/Toff du signal est variable fonction de
l'impédance du patient.
⇒ le signal de sortie PHASE1_C est actif au niveau haut.
Signal logique qui permet le blocage des IGBT de la première phase.
Lors des phases de charge, de pré-charge terminée et de maintien, le
signal PHASE1_B à une période de 16 ms et est décalé de 8 ms par
rapport au signal PHASE2_B. Pendant la phase de choc, le signal
PHASE1_B est généré toutes les 30 ms et décalé de 5 ms par rapport
au signal PHASE2_B.
Lorsqu'il est actif, le signal PHASE1_B à une durée de 200 µs.
⇒ le signal de sortie PHASE1_B est actif au niveau haut.
Explications techniques 6
Page 59

Publicité

loading