Limit Event Status Register
(Réglé pour indiquer l'état de
nouvelle limite)
*
Limit Event Status Enable Register
Execution Error Register
Query Error Register
*
Parallel Poll Enable Register
*
Les registres désignés avec un astérisque sont spécifiques à la section GPIB de
l'instrument et leur utilisation est limitée s'ils sont utilisés dans un environnement ARC.
Valeurs limites
Les valeurs minimales et maximales admissibles pour cette série d'alimentations programmables
sont indiquées ci-dessous:
Paramètre
Tension
Courant
Delta V
Delta l
Signalisation d'état
Cette section décrit le modèle d'état complet de l'instrument. Il faut noter que certains registres
sont spécifiques à la section GPIB de l'instrument et qu'ils sont d'utilisation limitée dans un
environnement ARC.
La DEL ERROR est allumée lorsqu'il y a une erreur. Il sera nécessaire d'interroger les différents
registres d'état et d'erreur décrits ci-dessous pour rechercher la cause exacte de l'erreur.
Registres Standard Event Status et Standard Event Status Enable
Ces deux registres sont exploités selon les impératifs d'IEEE std. 488.2.
Tous les bits réglés dans le Standard Event Status Register qui correspondent aux bits réglés
dans le Standard Event Status Enable Register entraînent le réglage du bit ESB dans le Status
Byte Register.
Le Standard Event Status Register est lu et réinitialisé par la commande ∗ESR?. Le Standard
Event Status Enable Register est réglé par la commande ∗ESE <nrf> et lu par la commande
∗ESE?.
Bit 7 - Allumage. Réglé la première fois que l'alimentation est appliquée à
l'instrument..
Bit 6 - Non utilisé.
Bit 5 - Command Error. Réglé lorsqu'une erreur de type syntaxique est
détectée dans une commande du bus. L'analyseur syntaxique est
réinitialisé
d'entrée.
46
Circuit
Sorties 32V
Sorties logiques
Sorties 32V
Sorties logiques
Sorties 32V
Sorties logiques
Sorties 32V
Sorties logiques
et
l'analyse
= 0
= 0
= 0
= 0
= 0
Min.
0 V
32,00 V
4,00 V
6,00 V
0,001 A
3,100 A
1 A
0 V
1,00 V
0 V
1,00 V
0 A
1,000 A
0 A
continue
à
l'octet
Max.
Résolution
0,01 V
0·01 V
0·001 A
7 A
1 A
0·01 V
0·01 V
0·001 A
1 A
1 A
suivant
du
flot