Siemens SIMATIC PCS 7 Série Manuel De Configuration page 401

Masquer les pouces Voir aussi pour SIMATIC PCS 7 Série:
Table des Matières

Publicité

● Dans tous les autres cas :
La figure suivante représente la corrélation entre le temps de synchronisation CiR d'un
réseau maître et son nombre d'E/S total pour une CPU 417-4.
Temps de synchronisation CiR en ms
* correspond par ex. à la plage d'adresses max. de l'interface MPI
(2 Ko pour les entrées + 2 Ko pour les sorties)
** correspond par ex. à la plage d'adresses max. d'un coupleur DP externe
(4 Ko pour les entrées + 4 Ko pour les sorties)
Système d'ingénierie (V8.0)
Manuel de configuration, 12/2011, A5E02779454-01
Le temps de synchronisation CiR de la CPU est la somme des temps de synchronisation
CiR des réseaux maître concernés. Les systèmes maître correspondants sont ceux dans
lesquels vous ajoutez ou effacez des esclaves ou des modules ou encore modifiez
l'affectation existante à la mémoire image partielle.
Temps de synchronisation CiR d'un réseau maître concerné =
charge de base du réseau maître + nombre total d'E/S du réseau maître en octets *
temps par octet.
Le nombre total d'E/S du réseau maître étant la somme des octets d'entrée et de sortie
existant réellement et des octets d'entrée et de sortie des éléments CiR dans ce réseau
maître. La charge de base d'un réseau maître et le temps par octet sont donnés dans les
caractéristiques techniques de la CPU respective.
Remarque
Temps de synchronisation CiR :
• Le temps de synchronisation CiR est, ainsi, calculé pour le cas le plus défavorable
(Worst Case). Ceci signifie que le temps de synchronisation CiR, effectif lors d'une
procédure CiR, est toujours inférieur ou égal au temps de synchronisation CiR calculé.
• Le temps de synchronisation CiR d'un réseau maître est affiché dans HW Config,
dans la fenêtre des propriétés de l'objet CiR correspondant.
Réalisation de la configuration PCS 7
8.9 Configurer le matériel
Volume d'E/S
en octets
401

Publicité

Table des Matières
loading

Table des Matières