Mise en service
7.2 Mémoires images des entrées
7.2
Mémoires images des entrées
Base
Emplace‐
Octet *)
ment
Base
EB n + 0
EB n + 1
EB n + 2
EB n + 3
EB n + 4
EB n + 5
*) : L'adresse logique se compose du décalage et de l'adresse de début de la configuration
matérielle.
Modules de touches
Emplacement
Octet *)
Module de tou‐
EB n + 0
ches 1
EB n + 1
EB n + 2
EB n + 3
Emplacement
Octet *)
Module de tou‐
EB n + 0
ches 2
EB n + 1
EB n + 2
EB n + 3
54
Bit7
Bit6
KT-IN8
KT-IN7
X515.8
X515.7
KT-IN16
KT-IN15
X516.8
X516.7
Bit7
Bit6
Key7
Key6
-
Key14
-
-
-
Bit7
Bit6
Key7
Key6
-
Key14
-
-
-
Bit5
Bit4
KT-IN6
KT-IN5
X515.6
X515.5
X515.4
KT-IN14
KT-IN13
KT-IN12
X516.6
X516.5
X516.4
Correction de la vitesse de broche
E (2
)
4
E (2
)
4
Position 3
Bit5
Bit4
Module de touches 1
Key5
Key4
Module de touches 1
Key13
Key12
Module de touches 1.1
-
-
Module de touches 1.2
-
-
Bit5
Bit4
Module de touches 2
Key5
Key4
Module de touches 2
Key13
Key12
Module de touches 2.1
-
-
Module de touches 2.2
-
-
Bit3
Bit2
KT-IN4
KT-IN3
KT-IN2
X515.3
X515.2
KT-IN11
KT-IN10
X516.3
X516.2
D (2
)
C (2
)
3
2
Correction de l'avance
D (2
)
C (2
)
3
2
Commutateur à clé
Position 2
Position 1
Bit3
Bit2
Key3
Key2
Key11
Key10
-
Key18
-
Key26
Bit3
Bit2
Key3
Key2
Key11
Key10
-
Key18
-
Key26
ONE MCP partie 1 : MCP xxxx
Manuel, 05/2021, A5E50324729D AB
Bit1
Bit0
KT-IN1
X515.1
KT-IN9
X516.1
B (2
)
A (2
)
1
0
B (2
)
A (2
)
1
0
Position 0
Bit1
Bit0
Key1
Key0
Key9
Key8
Key17
Key16
Key25
Key24
Bit1
Bit0
Key1
Key0
Key9
Key8
Key17
Key16
Key25
Key24