3-10
Chapitre 3
LDT Bus Frequency:
Cet élément vous permet de sélectionner la fréquence de bus LDT.
PCI1 Master 0 WS Write:
Deux options sont disponibles: Activé
Désactivé. Le réglage par défaut est Activé. Lorsqu'il est réglé
sur Activé, les écritures sur le bus PCI sont exécutées sans temps d'attente (immédiatement) lorsque le bus
PCI est prêt à recevoir les données. Si vous le réglez sur Désactivé, le système attendra un temps avant
que les données ne soient écrites sur le bus PCI.
PCI1/PCI2 Post Write:
Deux options sont disponibles: Désactivé
Activé. Le réglage par défaut est Activé. Lorsque vous le
réglez sur Activé, cela permet aux buffers d'écriture décalée PCI de minimiser le délai de lecture du maître
PCI.
PCI Delay Transaction:
Deux options sont disponibles: Disabled
Enabled. Le réglage par défaut est Enabled. Le chipset
intègre un buffer 32-bit à écriture décalée pour accepter les cycles à transaction retardée. Sélectionnez
Enabled pour supporter la compatibilité avec les spécifications PCI version 2.2.
Retour au Menu de Advanced Chipset Features:
Memory Hole:
Lorsque la valeur choisie est [15M-16M], l'espace d'adresse en mémoire situé sur 15M-16M sera réservé
aux cartes d'extension ISA qui ont spécifiquement besoin de cet espace. Cela réserve la mémoire à partir
de 15 Mo, qui est dès lors indisponible pour le système.Laissez à cette option sa valeur par défaut.
Vlink Data Rate:
Cet élément vous permet de choisir le débit de données Vlink northbridge ou southbridge.
3-5. Integrated Peripherals
KV-80/KV-81/KV-82