Déroulement chronologique
La figure montre le déroulement chronologique du suréchantillonnage. Les valeurs de mesure
acquises d'un cycle de données avec suréchantillonnage ne sont copiées dans le module
d'interface que dans la cadence suivante et elles sont à la disposition de la CPU traitante
encore une cadence plus tard.
①
Figure 6-2
Module d'entrée analogique AI 2xSG 4-/6-wire HS (7MH4134-6LB00-0DA0)
Manuel, 05/2020, A5E41867523A-AC
n = valeurs de mesure de la cadence n
Suréchantillonnage
Paramètres/plage d'adresses
6.4 Suréchantillonnage
31