Paramètres/plage d'adresses
6.5 Plage d'adresses
Plage d'adresses pour le suréchantillonnage avec deux voies
La figure suivante montre l'affectation de la plage d'adresses pour le suréchantillonnage avec
deux voies. On part toujours de IByte x. Max. 6 sous-cadences possibles Si moins de 6 sous-
cadences sont réglées, les adresses non utilisées sont renseignées par 7FFF
Tableau 6-5 Affectation dans la mémoire image des entrées
IByte
x
x + 1
x + 2
x + 3
x + 4
x + 5
x + 6
à
x + 9
x + 10
x + 11
x + 12
x + 13
x + 14
x + 15
x + 16
x + 17
x + 18
x + 19
x + 20
x + 21
34
Bit
Nom et signification
0 ... 7
Voie 0 sur la sous-cadence 1 (INT)
0 ... 7
0 ... 7
Voie 0 sur la sous-cadence 2 (INT)
0 ... 7
0 ... 7
Voie 0 sur la sous-cadence 3 (INT)
0 ... 7
0 ... 7
Voie 0 sur la sous-cadence 4 à 5 (INT)
0 ... 7
Voie 0 sur la sous-cadence 6 (INT)
0 ... 7
0 ... 7
Voie 0 compteur d'actualisation (UINT)
0 ... 7
0
Voie 0 état plage de mesure dépassé par le haut
1
Voie 0 état plage de mesure dépassé par le bas
2
Voie 0 état court-circuit/rupture de fil sur le capteur
3
Voie 0 état tension de charge L+ manquante
4
Voie 0 état ADC défaillant
5
Voie 0 état erreur de mémoire interne
6
Voie 0 état erreur watchdog
7
Voie 0 état erreur interne - module défectueux
0
Voie 0 état QI-Bit
0: Bad
1: Good
1
Voie 0 état Input lock
0: inactif
1: Active
2
réservé
3
réservé
4 ... 7
réservé
0 ... 7
Voie 1 sur la sous-cadence 1 (INT)
0 ... 7
0 ... 7
Voie 1 sur la sous-cadence 2 (INT)
0 ... 7
0 ... 7
Voie 1 sur la sous-cadence 3 (INT)
0 ... 7
Module d'entrée analogique AI 2xSG 4-/6-wire HS (7MH4134-6LB00-0DA0)
.
H
Manuel, 05/2020, A5E41867523A-AC