Objet du chapitre
Lecture des données du
module
Bits déc.
15
14
13
12
Bits octal
17
16
15
14
Mot 1
2
16
15
14
13
3
16
15
14
13
4
16
15
14
13
5
6
7
8
20
21
16
15
14
13
22
16
15
14
13
23
24
Où :
PU = Bit de démarrage
OR = Bit de dépassement
IS = Bit de mise à l'échelle incorrecte
RTS = Bit d'échantillonnage en temps réel
HF = Bit d'erreur matérielle
EE = Bits d'état de l'EEPROM
CS = bits d'état de calibrage
1
Ces bits sont activés (1) lorsque la valeur approche les limites de la plage d'entrée sélectionnée (tableau 5.B).
Données d'état et d'entrée du
module
Ce chapitre décrit :
la lecture des données du module
le format de bloc du bloc-transfert lecture
La programmation d'un bloc-transfert lecture permet de déplacer
les états et les données du module d'entrées vers la table de
données du processeur en une seule scrutation d'E/S (figure 5.1).
Le programme utilisateur du processeur initie une requête pour
transférer les données du module d'entrées vers le processeur.
Figure 5.1
Affectation des mots du bloc transfert lecture du module d'entrées analogiques
rapides (1771 IFF/A)
11
10
09
08
07
06
05
13
12
11
10
07
06
05
HF EE CS RTS
12
11
10
9
8
7
12
11
10
9
8
7
12
11
10
9
8
7
Entrée de la voie 1
Entrée de la voie 2
Entrée de la voie 3
Entrée de la voie 4
Entrée de la voie 16
12
11
10
9
8
7
12
11
10
9
8
7
binaire, résolution 1 ms
binaire, à 10 µs
04
03
02
01
00
04
03
02
01
00
IS
OR PU
6
5
4
3
2
1
6
5
4
3
2
1
6
5
4
3
2
1
6
5
4
3
2
1
6
5
4
3
2
1
5
Chapitre
Description
Description
Diagnostics
Données en dépassement inférieur
1
de plage des voies 1-16
Données en dépassement supérieur
1
de plage des voies 1-16
Polarité des données des voies 1-16
Entrée de la voie 1
Entrée de la voie 2
Entrée de la voie 3
Entrée de la voie 4
Entrée de la voie 16
Résultats du calibrage de décalage
Résultats du calibrage de gain
Horodateur
Temps de scrutation
Publication 1771 6.5.116FR - Juillet 1996