Siemens SIMATIC S5 Manuel page 85

Masquer les pouces Voir aussi pour SIMATIC S5:
Table des Matières

Publicité

Test du circuit de
Les ET-L et ST-L des entrées TOR redondantes sont vérifiées une fois par cycle de
localisation
test (environ toutes les 5 minutes) pour y déceler un éventuel collage à 0 ou un
d'erreurs
retard d'acquittement.
Les ST-L des sorties TOR redondantes ne peuvent et ne doivent être mises à zéro
que dans un sous-système. Les collages à 1 sont découverts toutes les 10 heures par
mise à zéro dans un sous-système d'une ST-L à la fois.
Si, lorsque la sortie TOR est à 1, la carte de sorties TOR présente un collage à 0
(pendant l'exécution du test ST-L pour ST), cette erreur est reconnue avant le test
qui n'est alors pas effectué. Le collage à 0 est alors signalé.
Si, lorsque la sortie est à « 1 », il y a un collage à 0 dans ou après la diode de dé-
couplage (lors de l'exécution du test ST-L pour ST), cette erreur est reconnue au
maximum 2 bases de temps d'alarme d'horloge après la première lecture possible du
collage à 0 et le test ST-L est interrompu. La ST-L en cours de test est alors aussitôt
remise à « 1 » pour limiter la durée de la répercussion de l'erreur sur le processus.
Le collage à 0 est signalé (voir aussi le tableau « Détection des erreurs pour ST »).
AP A
ET-R
ST
L+
Diodes de découplage
ST redondante avec localisation d'erreurs et augmentation de la disponibilité par passivation :
– de l'octet ST lorsqu'un bit de sortie ne se met pas à « 1 »,
– du groupe ST lorsqu'un bit de sortie ne se met pas à « 0 ».
Ce circuit est nécessaire pour obtenir un fonctionnement ininterrompu d'une ST non intermittente.
Figure 4-11
Schéma de principe : sorties TOR redondantes avec circuit de localisation d'erreurs pour signaux non
intermittents
AP S5-155H
C79000-B8577-C197-06
ST-L
ET-L
Tension de charge
Alimentation de groupe
AP B
ST-L
ST
L+
ET-L
ET-R
ET-R
I/4-21

Publicité

Table des Matières
loading

Ce manuel est également adapté pour:

S5-155hCpu 948rCpu 948rl

Table des Matières