Option de contrôle de M0/M1 désactivée
Lorsque vous contrôlez un programme à relais en mode Exécution ou
Test alors que l'option de contrôle M0/M1 est désactivée, les instructions
sur bits suivantes, adressées au fichier M0 ou M1, sont indiquées comme
étant fausses quel que soit leur état logique réel vrai /faux.
Mf:e.s
Mf:e.s
] [
]/[
b
b
f = fichier (0 ou 1)
Lorsque vous contrôlez le programme à relais en mode Exécution ou Test,
l'affichage APS ou HHT ne montre pas ces instructions comme étant vraies,
mais le processeur les évalue comme vraies.
Si vous avez besoin de montrer l'état du bit adressé M0 ou M1, vous
pouvez transférer cet état dans un bit interne du processeur. Ceci est
illustré ci-dessous, où un bit interne du processeur est utilisé pour
indiquer l'état vrai/faux d'une ligne.
B3
B3
] [
] [
0
1
Cette ligne n'indique pas son état vrai de ligne car l'instruction EQU est toujours
présentée comme vraie et l'instruction M0 est toujours présentée comme fausse.
B3
B3
] [
] [
0
1
L'instruction OTE B3/2 a été ajoutée à la ligne. Cette instruction indique l'état vrai ou
faux de la ligne.
Option de contrôle de M0/M1 validée
Important : Cette option n'est pas supportée par le processeur SLC 5/02.
Les processeurs SLC 5/03 et SLC 5/04 permettent de contrôler l'état réel
de chaque adresse M0/M1 adressée (ou table de données). Le marquage
apparaît normal par comparaison aux fichiers de données des autres
processeurs. La performance du processeur tombe au degré des données
se référant aux écrans M0/M1. Par exemple, si votre écran n'a qu'un seul
élément M0/M1, la dégradation est minime. Si votre écran a 69 éléments
M0/M1, la dégradation est significative.
Annexe B
Fichiers M0 M1 et fichiers G
Mf:e.s
Mf:e.s
( )
(L)
b
b
EQU
EGAL A
Source A
N7:12
Source B
N7:3
EQU
EGAL A
Source A
N7:12
Source B
N7:3
Mf:e.s
(U)
b
M0:3.0
( )
1
B3
( )
2
M0:3.0
( )
1
B-3