4.2.1.1
Mode de fonctionnement : Modulation de largeurs d'impulsions (MLI)............................... 54
4.2.1.2
Mode de fonctionnement : Sortie de fréquence................................................................. 61
4.2.1.3
Mode de fonctionnement : PTO......................................................................................... 65
4.2.2
Fonctions.........................................................................................................................
4.2.2.1
Fonction : Sortie High Speed............................................................................................. 70
4.2.2.2
Fonction : Commande directe de la sortie d'impulsion (DQA)............................................. 71
4.2.3
Configuration des modes de fonctionnement MLI et sortie de fréquence...........................
4.2.3.1
Affectation de l'interface de commande............................................................................ 71
4.2.3.2
Traitement du paramètre SLOT (interface de commande).................................................. 73
4.2.3.3
Affectation de l'interface de signalisation en retour........................................................... 77
5
Raccordement..................................................................................................................................... 79
5.1
Tension d'alimentation...................................................................................................... 79
5.2
Interfaces PROFINET.......................................................................................................... 80
5.3
Schémas de raccordement et de principe..........................................................................
5.3.1
Schéma de principe de la partie CPU.................................................................................. 82
5.3.2
Schéma de raccordement et de principe de la périphérie analogique intégrée.................... 83
5.3.3
Schéma de raccordement et de principe de la périphérie TOR intégrée............................... 92
5.3.4
Adresses des compteurs rapides........................................................................................ 108
5.3.5
Adresses des générateurs d'impulsions dans les modes de fonctionnement modulation
de largeur d'impulsions (MLI) et sortie de fréquence
5.3.6
Adresses des générateurs d'impulsions dans le mode de fonctionnement PTO................... 111
5.3.7
Aperçu des connexions des entrées................................................................................... 112
5.3.8
Vue d'ensemble de l'interconnexion des sorties................................................................. 114
6
Paramètres/plage d'adresses.............................................................................................................. 117
6.1
Plage d'adresses de la périphérie analogique intégrée........................................................ 117
6.2
Plage d'adresses de la périphérie TOR intégrée................................................................... 119
6.3
Plage d'adresses des générateurs d'impulsions................................................................... 121
6.4
Types et plages de mesure de la périphérie analogique intégrée........................................ 122
6.5
Type et plages de sortie de la périphérie analogique intégrée............................................ 123
6.6
Paramètres de la périphérie analogique intégrée............................................................... 123
6.7
Paramètres de la périphérie TOR intégrée.......................................................................... 126
7
Alarmes/Messages de diagnostic........................................................................................................ 128
7.1
Signalisations d'état et de défauts..................................................................................... 128
7.1.1
Signalisations d'état et de défauts de la partie CPU............................................................ 128
7.1.2
Signalisations d'état et de défauts de la périphérie analogique intégrée............................. 131
7.1.3
Signalisations d'état et de défauts de la périphérie TOR intégrée........................................ 133
7.2
Alarmes et diagnostic........................................................................................................ 135
7.2.1
Alarmes et diagnostic de la partie CPU............................................................................... 135
7.2.2
Alarmes et diagnostic de la périphérie analogique intégrée................................................ 135
7.2.3
Alarmes et diagnostic de la périphérie TOR intégrée.......................................................... 138
8
Caractéristiques techniques............................................................................................................... 141
A
Dessins cotés...................................................................................................................................... 166
CPU 1512C-1 PN (6ES7512-1CM03-0AB0)
Manuel, 05/2024, A5E40898752-AC
Sommaire
70
71
82
.... 111
5