Jeu de puces Intel
Le serveur SE7501HG2 comporte le jeu de puces Intel E7501 (MCH, ICH3, P64H2), qui offre
un pont d'E/S et un contrôleur mémoire intégrés, et un sous-système d'E/S polyvalent (PCI).
MCH
Le concentrateur MCH (Memory Controller Hub) E7501 North Bridge possède trois fonctions
principales :
•
Un sous-système mémoire principal hautes performances intégré
•
Une interface de bus HI 2.0 qui offre un chemin de flux de données au P64H2 (pont d'E/S)
•
Un bus HI 1.5 qui offre une interface au ICH3-S (South Bridge)
Le concentrateur MCH offre également les fonctions suivantes :
•
Prise en charge totale de la mémoire ECC sur le bus mémoire
•
Prise en charge totale de Intel® x4 Single Device Data Correction sur l'interface mémoire avec
4 modules DIMM
•
Douze files d'attente avancées
•
Prise en charge totale des modules DIMM ECC DDR266fn
•
Prise en charge d'un maximum de 12 Go de mémoire DDR
•
Nettoyage de la mémoire
P64H2
Le premier rôle du P64H2 est de fournir un pont d'E/S intégré aux segments PCI-X 64 bits.
Ce sous-système prend en charge deux segments PCI-X 64 bits pairs, chacun comportant deux
emplacements PCI-X64 bits / 100 MHz. Le contrôleur Adaptec
l'un des segments PCI-X du concentrateur P64H2.
ICH3
Le premier rôle du concentrateur ICH3 est de fournir une passerelle à tous les périphériques et
fonctions d'E/S compatibles PC. La carte SE7501HG2 utilise les fonctions de l'ICH3 suivantes :
•
Interface de bus PCI 32 bits, 33 MHz
•
Interface de bus LPC (Low Pin Count)
•
Interface IDE, avec mode Ultra DMA 100
•
Interface USB (Universal Serial Bus)
•
Contrôleurs de temporisateur / compteur et DMA compatibles PC
•
Contrôleur d'interruption APIC (Advanced Programmable Interrupt Controller) et 8259
•
Gestion de l'alimentation
•
E/S générales
•
CMOS système
2
Les modules DIMM ECC compatibles DDR200 ne peuvent être utilisés que si des processeurs 400 MHz
sont installés.
Installation de la carte serveur
®
E7501
2
†
AIC-7902 intégré est activé par
13