Déca-
lage
Bit 7
d'octet
par rap-
port à
l'adresse
de début
Voie 0/1
↓ ↓
9
21
EN_
CAPTURE
10
22
SET_DIR
11
23
Explications
Bit de commande/valeur
EN_CAPTURE
EN_SYNC_DN
EN_SYNC_UP
LD_SLOT_m
RES_EVENT
RES_ERROR
Réservé
Module technologique TM Count 2x24V (6ES7550‑1AA00‑0AB0)
Manuel, 06/2018, A5E31870372-AB
Bit 6
Bit 5
EN_
EN_
SYNC_DN
SYNC_UP
Explications
Ce bit sert à valider la fonction de Capture. Une remise à 0 du bit remet à 0 un EVENT_CAP
mis à 1 dans l'interface de compte rendu.
Ce bit sert à valider la synchronisation du compteur dans le sens de décomptage lors de l'utili-
sation d'un codeur incrémental ou d'un générateur d'impulsions. Une remise à 0 du bit remet
à 0 un EVENT_SYNC mis à 1 dans l'interface de compte rendu.
Ce bit sert à valider la synchronisation du compteur dans le sens de comptage lors de l'utilisa-
tion d'un codeur incrémental ou d'un générateur d'impulsions. Une remise à 0 du bit remet à 0
un EVENT_SYNC mis à 1 dans l'interface de compte rendu.
Avec cette demande de chargement, vous précisez la signification de la valeur dans SLOT_m :
0000 signifie : Pas d'action, état de repos
•
0001 signifie : Charger la valeur de comptage
•
0010 non autorisé
•
0011 signifie : Charger la valeur initiale
•
0100 signifie : Charger la valeur de comparaison 0
•
0101 signifie : Charger la valeur de comparaison 1
•
0110 signifie : Charger la limite inférieure de comptage
•
0111 signifie : Charger la limite supérieure de comptage
•
1000 à 1111 non autorisé
•
Le module technologique exécute l'action respective dès que LD_SLOT_m change.
Si des valeurs sont chargées simultanément par le biais de LD_SLOT_0 et LD_SLOT_1, la
valeur de SLOT_0 est d'abord appliquée en interne, puis celle de SLOT_1 . De ce fait, des
états intermédiaires inattendus peuvent survenir.
Ce bit sert à déclencher la remise à 0 des événements mémorisés dans les bits d'information
en retour EVENT_ZERO, EVENT_OFLW, EVENT_UFLW, EVENT_CMP0, EVENT_CMP1 .
Ce bit sert à déclencher la remise à zéro des états d'erreur mémorisés LD_ERROR et
ENC_ERROR .
Les bits réservés doivent être à 0.
4.3 Mode manuel (sans objet technologique)
Bit 4
Bit 3
SET_DQ1
SET_DQ0
Réservé
Réservé
Configuration/Plage d'adresses
Bit 2
Bit 1
TM_
TM_
CTRL_DQ1
CTRL_DQ0
RES_
EVENT
Bit 0
SW_GATE
RES_
ERROR
49