Temps de cycle et de réponse du S7-400
Tableau 3-4
Tranches du temps de transfert mémoire image, CPU H
n = nombre d'octets dans la mémoire image
m= nombre d'accès à la mémoire image
k= nombre de plages d'un seul tenant
dans la mémoire image
K
Charge de base
A
Lecture d'octet/mot/double mot
**)
Ecriture d'octet/mot/double motdans le châssis de base
B
**)
Lecture d'octet/mot/double mot
Ecriture d'octet/mot/double motdans l'appareil d'extension
avec couplage courte distance
C
**)
Lecture d'octet/mot/double mot
***)
Ecriture d'octet/mot/double motdans l'appareil d'extension
avec couplage longue distance
D
Lecture d'octet/mot/double mot
Ecriture d'octet/mot/double motdans la plage DP pour
interface DP intégrée
E1
Lecture
Ecrituredes données cohérentes dans la mémoire image
interface DP intégrée
E2 Lecture
Ecrituredes données cohérentes dans la mémoire image
interface DP externe (CP 443–5 extended)
*)
Les données d'un module sont actualisées avec le minimum d'accès.
(exemple : avec 2 accès double mot pour 8 octets et 4 accès double mot pour 16 octets.)
**)
Pour la périphérie enfichée dans le châssis de base ou dans un châssis d'extension,
la valeur indiquée comprend le temps de transfert jusqu'au module de périphérie.
***)
Mesuré avec IM460-3 et IM461-3 pour une longueur de couplage de 100 m
3-6
Composants
*)
CPU 41x-4H
non redondante
20 s
(m * 23 + n *
1,9) s
(m * 17 + n *
1,9) s
(m * 23 + n * 5) s
(m * 17 + n * 5) s
(m * 23 + n * 10) s
(m * 17 + n * 10) s
(m * 23 + n *
0,5) s
(m * 17 + n *
0,5) s
(k * 50 + n * 0,6) s
(k * 50 + n * 0,6) s
(k * 50 + n * 3,4) s
(k * 50 + n * 3,4) s
Système d'automatisation S7-400 Caractéristiques des CPU
CPU 41x-4H
redondante
20 s
(m * 28 + n* 1,9) s
(m * 20 + n *
1,9) s
(m * 28 + n * 5) s
(m * 20 + n * 5) s
(m * 28 + n * 10) s
(m * 20 + n * 10) s
(m * 28 + n *
0,5) s
(m * 20 + n * 0,5 s
(k * 100 + n * 1,2) s
(k * 100 + n * 0,6) s
(k * 100 + n * 4,0) s
(k * 100 + n * 3,4) s
A5E00165966-01