Cadence d'émission
Laps de temps entre deux intervalles consécutifs pour la communication IRT ou RT. La
cadence d'émission est l'intervalle d'émission le plus petit possible pour l'échange de
données. Les temps d'actualisation calculés sont des multiples de la cadence d'émission.
Le temps d'actualisation minimal pouvant être atteint dépend donc de la plu petite cadence
d'émission réglable du contrôleur IO.
Dans la mesure où le contrôleur IO et le périphérique IO prennent en charge une cadence
d'émission de 250µs, vous pouvez donc atteindre un temps d'actualisation minimal de
250µs.
En outre, des périphériques IO ne suppportant qu'une cadence d'émission de 1ms peuvent
être exploités aussi avec un contrôleur IO fonctionnant avec une cadence d'émission de
250µs. Mais le temps d'actualisation minimal pour ces périphériques IO sera alors d'1ms.
Carte mémoire (MC)
Les cartes mémoire sont des supports de mémoire pour les CPU et les CP. Elles se
présentent sous forme de RAM ou de FEPROM. Une carte mémoire (MC) se distingue d'une
micro-carte mémoire uniquement par ses dimensions (env. la taille d'une carte bancaire).
Cercle GD
Un cercle GD regroupe plusieurs CPU qui échangent des données via la communication par
données globales et qui sont utilisées de la manière suivante :
● Une CPU émet un paquet GD aux autres CPU.
● Une CPU émet et reçoit un paquet GD vers ou depuis une autre CPU.
Un cercle GD est identifié par un numéro de cercle GD.
Changement de périphériques IO en cours de fonctionnement (ports partenaires changeants)
Fonction d'un appareil PROFINET.
Un appareil PROFINET supportant cette fonction peut communiquer au même port avec des
partenaires changeants durant le fonctionnement.
Classe de priorité
Le système d'exploitation d'une CPU S7 offre au maximum 26 classes de priorité (ou
"niveaux de traitement du programme") auxquelles différents blocs d'organisation sont
affectés. Les classes de priorité déterminent quels OB peuvent interrompre d'autres OB. Si
une classe de priorité englobe plusieurs OB, ils ne s'interrompent pas mutuellement, mais
sont traités de manière séquentielle.
Communication inter-esclave
Echange direct de données
→
CPU 31xC et CPU 31x : Installation et configuration
Instructions de service, 03/2011, A5E00105493-12
Glossaire
317