Flux de données en mode Normal
En mode Normal, l'exécution du FB d'application a lieu dans le circuit FPGA du module
FM 352-5. Le FB d'application a été compilé et copié dans la microcarte mémoire SIMATIC
installée dans le module FM 352-5.
Lors de la mise sous tension, le circuit FPGA lit la mémoire image du FB qui a été
enregistrée sur la microcarte mémoire SIMATIC. Le programme FPGA est perdu à chaque
perte ou coupure de l'alimentation vers le système. Au retour de la tension, le FPGA lit à
nouveau le programme sur la microcarte mémoire SIMATIC.
La figure suivante montre le flux des données d'entrée et de sortie entre le projet principal
OB1 et les entrées et sorties du module FM 352-5 via le FB d'interface. Le FB d'interface
transfère les données CPU_Out de la CPU au module et les données CPU_In du module à
la CPU.
Figure 6-17
Processeur booléen rapide FM 352‑5
Manuel d'utilisation, 05/2011, A5E00131319-04
Echange de données en mode Normal
Programmation et fonctionnement du module FM 352-5
6.3 Préparation du jeu de FB/DB d'interface
97