GT CEP Enable (Activer GT CEP)
Permet d'activer ou désactiver la prise en charge de GT CEP (Current Excursion Protection).
Utilise la commande pCode 0x37, sous-commande 0x1. Définit le Bit3 sur 1.
Options de configuration : [Auto] [Disabled] [Enabled]
SA CEP Enable (Activer SA CEP)
Permet d'activer ou désactiver la prise en charge de SA CEP (Current Excursion Protection).
Utilise la commande pCode 0x37, sous-commande 0x1. Définit le Bit3 sur 1.
Options de configuration : [Auto] [Disabled] [Enabled]
Protecteur réactif IA SoC Iccmax
Options de configuration : [Auto] [Disabled] [Enabled]
Inverser l'étranglement de dépendance de température
Options de configuration : [Auto] [Disabled] [Enabled]
IA VR Voltage Limit (Limite de tension IA VR)
Limite de tension (VMAX). Cette valeur représente la tension instantanée maximale autorisée
à un instant donné. L'intervalle de valeurs est de 0 - 7999mV. Utilise la commande BIOS VR 0x8.
Options de configuration : [Auto] [0] - [7999]
CPU DLVR Bypass Mode Enable (Mode de contournement DLVR du processeur activé)
Options de configuration : [Auto] [Disabled] [Enabled]
CPU SVID Support (Prise en charge SVID CPU)
Désactivez cet élément pour empêcher le processeur de communiquer avec le régulateur de
tension externe.
Options de configuration : [Auto] [Disabled] [Enabled]
Tweaker's Paradise
Realtime Memory Timing (Timing mémoire en temps réel)
Permet d'activer ou de désactiver le timing mémoire en temps réel. Lorsqu'il est défini sur
[Enabled], le système autorise les changements de synchronisation de la mémoire en temps
réel après MRC_DONE.
Options de configuration : [Disabled] [Enabled]
SPD Write Disable (Désactiver l'écriture du SPD)
Permet d'activer ou désactiver l'écriture du SPD. Pour des raisons de sécurité, le bit de
désactivation d'écriture SPD doit être défini.
Options de configuration : [TRUE] [FALSE]
PVD Ratio Threshold (Seuil de rapport PVD)
Pour la PLL du domaine principal, le seuil de passage au diviseur de poste inférieur est de 15
par défaut. Vous pouvez définir une valeur inférieure à 15 lorsque vous poussez la fréquence
de base (BCLK) afin que l'oscillateur à commande numérique (DCO) reste à une fréquence
raisonnable.
Options de configuration : [Auto] [1] - [40]
SA PLL Frequency Override (Remplacement de fréquence SA PLL)
Permet de configurer la fréquence SA PLL.
Options de configuration : [Auto] [3200 MHz] [1600 MHz]
32
Manuel du BIOS de la série Pro WS W680-ACE