Modules analogiques
9.3 SM 336; F-AI 6 x 0/4 ... 20 mA HART
Exemple
La figure suivante montre après combien de cycles du module la valeur analogique lissée
est complètement présente après un échelon d'unité, en fonction du lissage paramétré. La
figure vaut pour chaque changement de signal à l'entrée analogique.
①
②
③
Figure 9-38
Exemple : Influence du lissage sur le temps de réaction maximal pour l'exploitation 1oo2 (2de2) en
cas d'erreur
En présence d'une erreur, pour une exploitation 1oo2 (1de2), le calcul du temps de réaction
maximal s'effectue selon la formule suivante :
temps de réaction max. (avec discordance) = 2 × temps du cycle de conversion × lissage +
temps de discordance + 2 × temps du cycle de conversion
où N correspond au nombre de paires de voies activées.
Exemple : une paire de voies connectée (N = 1), fréquence perturbatrice 50 Hz, lissage = 16
cycles de conversion, temps de discordance = 2000 ms :
temps de réaction max. (avec discordance) = 2 × 125 ms × 16 + 2000 ms + 2 × 125 ms =
6250 ms
En cas de discordance des deux voies d'entrée redondantes, 6250 ms peuvent être
nécessaires au module avant qu'il ne signale des erreurs de discordance à la CPU F (la
validation de l'alarme de diagnostic est activée).
Une fois le temps de discordance expiré, une erreur est signalée et la valeur de process est
mise sur 7FFF
remplacement 0 est écrite dans la MIE pour le programme de sécurité.
282
Lissage 4 cycles de conversion
Lissage 16 cycles de conversion
Lissage 64 cycles de conversion
Exemple de l'influence du lissage sur la réponse indicielle
S7 Distributed Safety
. Dans
H
, à la place de 7FFF
, la valeur de
H
Manuel de montage et d'utilisation, 01/2010, A5E00087848-10
Modules de signaux de sécurité