Fonctions Avancées du Chipset
(C)2001 American Megatrends, Inc. All Rights Reserved
Configure SDRAM Timing by SPD:Enabled
SDRAM CAS Latency
DRAM Frequency
DRAM Bank Interleave
System Performance
Memory Hole
AGP Mode
AGP Read Synchronization
AGP Fast Write
AGP Comp. Driving
Manual AGP Comp. Driving
AGP Aperture Size
AGP Master 1 W/S Write
AGP Master 1 W/S Read
Search for MDA Resources
PCI Delay Transaction
ISA Bus Clock
·
A Noter: Ne faire des modifications que si vous avez les connaissances
suffisantes en ce qui concerne le chipset.
Configure SDRAM Timing by SPD
Choisit si la DRAM timing est contrôlée par le SPD (Serial Presence Detect)
EPROM dans le module DRAM. En choisissant Enabled cela permet de
déterminer automatiquement par le BIOS la DRAM Frequency et la SDRAM
CAS Latency en fonction de la configuration du SPD. En choisissant
Disabled cela permet à l'utilisateur de faire lui même sa configuration. Par
défaut Enabled.
SDRAM CAS Latency
Permet d'indiquer le délai (en cycle d'horloge) entre le moment de réception
et l'exécution d'une commande par la SDRAM. Les choix sont 2 et 3. 2
accroît les performances du système, alors que 3 procure des performances
stables. Par défaut : 3.
AMIBIOS SETUP - CHIPSET FEATURES SETUP
:3
:HCLK-33
:Enabled
:Normal
:Disabled
:Auto
:Enabled
:Disabled
:Auto
:CB
:64MB
:Disabled
:Disabled
:Yes
:Enabled
:PCICLK/4
ESC : Quit
F1 : Help
F5 : Load Previous Values
F6 : Load Fail-Safe Defaults
F7 : Load Optimized Defaults
3-11
Setup du BIOS AMI
↑↓←→ : Select Item
PU/PD/+/- : Modify
®