Chapitre 3
Fonctions Avancées du Chipset
A Noter: Ne changez ces éléments que si vous êtes familiarisé avec
les propriétés du chipset.
DRAM Timing Configuration
Le DRAM timing est contrôlée par la DRAM Timing Registers. Les Timing
programmés dans le registre dépendent de système. Des taux plus faibles
peuvent être nécéssaires afin de supporter des mémoires lente. Les options
sont : Safe mode, Normal mode, Fast mode et Turbo mode.
CAS Latency
Cette fonction contrôle le délai (en cycle d'horloge) entre le moment où la
DRAM reçoit une requête et le moment où elle la lit. Les choix sont : By SPD,
2.5 T, 2 T. 2T augmente les performances du système tandis que 2.5 offre des
performances plus stables. En position By SPD cela permet à la DRAM CAS#
Latency d'être déterminée automatiquement par le Bios selon la configuration
du SPD (Serial Presence Detect) EEPROM qui se trouve sur le module de
DRAM.
RAS Pulse Width
Cet élément permet de choisir le nombre de cycles d'horloge alloué pour la
RAS, en fonction des spécifications de la DRAM. Moins il y a de cycles
3-12