Chapitre 3
PCI Delay Transaction
Le chipset a un buffer 32-bitqui permet de supportes le sdélais de cycle de
transaction. Choisir Enabled pour être compatible avec les spécifications
PCI version 2.1. Les choix sont Enabled (défaut) et Disabled.
ISA Bus Clock
Cet élément contrôle le nombre de clock frequency ou timing pour le bus
ISA. Le système diminue le PCI clock pour déterminer le bus clock ISA. Par
exemple, si vous sélectionnez PCICLK/4 (divide-by-4), 33MHz (PCI clock)
divisé par 4 = 8.25MHz, le bus clock ISA est donc de 8.25MHz. Les choix
sont : PCICLK/2, PCICLK/3, PCICLK/4, PCICLK/5 et PCICLK/6. Par
défaut on a : PCICLK/4.
3-14