106
8.4 Méthodes de communication
Registre d'octets d'état
Cet appareil applique le modèle d'état défini par IEEE 488.2 s'agissant de la
fonction d'invitations en série à l'aide de la ligne de requête de service.
Le terme « événement » fait référence à toutes les occurrences qui génèrent
une requête de service.
Description du registre d'événements standard
Informations des données de la file d'attente de sortie
Requête de service
Occurrence SRQ
bit7
bit6
bit5
bit4
SRQ
non
ESB
MAV
utilisé
MSS
Logique
&
OU
bit7
bit6
bit5
bit4
non
0
ESB
MAV
utilisé
Présentation de l'occurrence de requête de
Le registre d'octets d'état contient des informations sur les registres
d'événements et la file d'attente de sortie. Les éléments requis sont sélectionnés
à partir de ces informations en les masquant avec le registre d'activation de
requête de service. Lorsqu'un bit sélectionné par le masque est réglé, le bit 6
(MSS ; le Master Summary Status) du registre d'octets d'état est également
réglé, il génère un message SRQ (Requête de service) et distribue une requête
de service.
HIOKI BT3564A964-01
Chacun de ces bits correspond à un
registre d'événement spécifique
bit3
bit2
bit1
non
non
ESB1 ESB0
utilisé
utilisé
&
&
&
&
bit3
bit2
bit1
non
non
ESB1 ESB0
utilisé
utilisé
bit0
Registre d'octets
d'état (STB)
&
bit0
Registre
d'activation de
requête de service
(SRER)