AVENTICS | Moduli I/O AES, analogici | R412018147–BAL–001–AG
216
Struttura dati dei moduli I/O
6.3.2.2 Dati di processo degli ingressi con formato dati "complemento a due a 13 bit"
I valori vengono trasmessi allineati a sinistra, ovvero i valori corretti da 12 bit si ottengono dopo
lo spostamento dei dati di 3 posti verso destra (divisione/8).
Tabella 20: Struttura dei dati di processo degli ingressi con formato dati "complemento a due a 13 bit"
(2AI2M12-E)
Bit 15 Bit 14 Bit 13 Bit 12 Bit 11 Bit 10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
D12
D11
D10
D9
D.. : valore del bit (0/1)
Tabella 21: Intervalli valori dei dati di processo degli ingressi con formato dati "complemento a due a 13 bit"
(2AI2M12-E)
Valore nominale del
Risoluzione
campo di misura
...
0
10 V
2,50 mV/Bit
...
0
20 mA
5,00 μA/bit
±10 V
2,50 mV/Bit
±20 mA
5,00 μA/bit
...
2
10 V
2,00 mV/Bit
...
4
20 mA
4,00 μA/bit
D.. : valore del bit (0/1)
1)
In questa modalità non è possibile controllare la rottura del filo (vedere "6.2 Dati di diagnosi" a pagina 212).
D8
D7
D6
D5
D4
Valore
0 V
2,50 mV
10,0 V
10,2 V
> 10,2 V
0 mA
5,00 μA
20,0 mA
20,4 mA
> 20,4 mA
0 V
2,50 mV
10,0 V
10,2 V
> 10,2 V
-2,50 mV
-10,0 V
-10,2 V
< -10,2 V
0 mA
5,00 μA
20,0 mA
20,4 mA
> 20,4 mA
-5,00 μA
-20,0 mA
-20,4 mA
< -20,4 mA
0 V
2 V
2,002 V
10 V
10,16 V
> 10,16 V
0 mA
4 mA
4,004 mA
20 mA
20,32 mA
> 20,32 mA
D3
D2
D1
D0
0
Esempio
D0–D12
D0–D12
Decimale
Esadecimale
0
000
1
001
4000
FA0
4080
FF0
4095
FFF
0
000
1
001
4000
FA0
4080
FF0
4095
FFF
0
000
1
001
4000
FA0
4080
FF0
4095
FFF
-1
1FFF
-4000
1060
-4080
1010
-4096
1000
0
000
1
001
4000
FA0
4080
FF0
4095
FFF
-1
1FFF
-4000
1060
-4080
1010
-4096
1000
1)
0
000
0
000
1
001
4000
FA0
4080
FF0
4095
FFF
1)
0
000
0
000
1
001
4000
FA0
4080
FF0
4095
FFF
0
0
1)
1)