FX
-4AD et FX
-4AD
3U
3UC
Adr. mémoire
tampon 22
Bit 2
Bit 3
Bit 4
Bit 5
Bit 6
Bit 7
Bit 8
Bit 9 à bit 15
Tab. 5-23 : Fonction des bits 0 à 8 de l'adresse de la mémoire tampon 22 (partie 2)
NOTES
Même lorsque l'addition est activée (bit 0 de l'adr. 22), il est vérifié avant l'addition si la valeur
saisie n'est pas supérieure ou inférieure à la plage admissible.
Afin d'utiliser le transfert automatique des valeurs maximales (bit 4 de l'adr. 22), l'enregistre-
ment des valeurs maximales doit également être activé par le bit 3 de l'adr. 22.
Avant de pouvoir transférer automatiquement les alarmes de valeur limite (bit 5 de l'adr. 22),
la détection des valeurs limites doit être activée avec le bit 1 de l'adr. 22.
Si l'état de la modification brusque du signal d'entrée doit être automatiquement transféré
(bit 6 de l'adr. 22), la détection d'une modification brusque du signal d'entrée doit également
être activée avec le bit 2 de l'adr. 22.
Enregistrement de données dans l'EEPROM du FX
Les valeurs dans les adresses de la mémoire tampon 22 et 125 à 129 sont également transférées
à l'EEPROM du module d'entrée analogique. Cette mémoire peut être écrite jusqu'à 10000 fois.
Ne transférez donc pas les valeurs par programme de manière cyclique dans ces adresses de la
mémoire tampon et donc dans l'EEPROM.
MELSEC Série FX
/FX
3G
Fonction
Détecter la modification
brusque du signal d'entrée
Enregistrement des
valeurs MIN et MAX
Transfert automatique des
valeurs MIN/MAX
Transfert automatique des
alarmes de valeur limite
Transfert automatique de
l'état de modification
brusque du signal d'entrée
Transfert automatique de
l'état des dépassement de
plage
Transfert automatique des
messages d'erreur
Non affecté
/FX
, Modules analogiques
3U
3UC
Description
Si la différence entre deux valeurs mesurées l'une
après l'autre est supérieure à la valeur indiquée
dans les adresses 91 à 94 pour le canal d'entrée
correspondant, le bit correspondant est mis à un
dans l'adresse mémoire 27.
La valeur la plus faible est enregistrée dans les
adresses mémoire 101 à 104 et la valeur la plus
élevée qui a été écrite dans les adresses 10 à 13,
dans les adresses mémoire 111 à 114.
Lors du transfert automatique, les valeurs saisies les
plus faibles (adr. 101 à 104) et les valeurs les plus
élevées (adr. 111 à 114) sont transférées dans la
zone de données de l'API dont la 1ère adresse est
indiquée dans l'adresse de la mémoire tampon. 125.
Cette zone est composée de huit registres de don-
nées liés.
Lors du transfert automatique, les alarmes pour le
dépassement de la valeur limite supérieure/infé-
rieure définie par l'utilisateur (adr. 26) sont enregis-
trées dans le registre de données dont l'adresse est
indiquée dans l'adresse de la mémoire tampon 126.
Si le bit 6 est mis à un, l'état de la modification
brusque du signal d'entrée (adr. 27) est automati-
quement enregistré dans le registre de données
dont l'adresse est spécifiée dans l'adresse de la
mémoire tampon 127.
Si le bit 7 est mis à un, l'état de dépassement de
plage (adr. 28) est automatiquement enregistré dans
le registre de données dont l'adresse est spécifiée
dans l'adresse de la mémoire tampon 128.
Lors de tranfert automatique, les messages d'erreur
(adr. 29) sont automatiquement enregistrés dans le
registre de données de l'API dont l'adresse est spé-
cifiée dans l'adresse de mémoire tampon 129.
—
-4AD/FX
3U
Mémoire tampon
Référence
Paragra-
phes
5.4.11
5.4.18
Paragraphe
5.4.20
Paragra-
phes
5.4.20
5.4.22
Paragra-
phes
5.4.10
5.4.23
Paragra-
phes
5.4.11
5.4.24
Paragra-
phes
5.4.12
5.4.25
Paragra-
phes
5.4.13
5.4.26
-4AD
3UC
5 - 27