digiCLIP DF30DP/DF31DP
7.6.13
Entrées et sorties numériques (uniquement pour le DF31DP)
Slot
C2
1
80
RW
1
81
RW
1
82
RO
1
83
RO
1)
Si plusieurs bits sont mis à 1 simultanément, le système conserve l'ordre suivant : mise à zéro, tarage,
édition de la mémoire de crêtes. Si plusieurs bits de commande de la mémoire de crêtes sont mis à 1, la
priorité suivante (le premier nommé a le niveau de priorité le plus élevé) est appliquée : effacement
continu, effacement unique, conservation. Les actions correspondant aux bits 0, 1, 4 et 5 sont exécutées
à l'instant même où la tension d'entrée passe du niveau de repos au niveau actif. Les actions correspon-
dant aux bits 2, 3, 6 et 7 sont exécutées tant que la tension d'entrée est au niveau actif. Le niveau de re-
pos resp. le niveau actif est défini via l'index 2300. La réaction est exécutée au plus tard à la deuxième
valeur de mesure qui suit. Le temps de latence de l'entrée numérique électronique est indiqué dans les
caractéristiques techniques actuelles.
2)
Le court−circuit de la sortie numérique n'est pas détecté.
A1895−3.0 fr
Valeur
u8
Bit 0 : polarité de
l'entrée
Bit 4 : polarité de la
sortie 1
Bit 5 : polarité de la
sortie 2
Réglage d'usine : tous les bits = 0
u8
Action de l'entrée numérique :
Bit 0 : mettre à zéro
Bit 1 : tarer
Bit 2 : effacer en continu la mémoire de crêtes Max
Bit 3 : effacer en continu la mémoire de crêtes Min
Bit 4 : effacement unique de la mémoire de crêtes Max
Bit 5 : effacement unique de la mémoire de crêtes Min
Bit 6 : conserver la mémoire de crêtes Max
Bit 7 : conserver la mémoire de crêtes Min
Réglage d'usine : tous les bits = 1
u8
Bit 0 : état de
l'entrée
Bit 4 : état de la
sortie 1
Bit 5 : état de la
sortie 2
u8
Bit 0 : état de
l'entrée
Bit 4 : état de la
sortie 1
Bit 5 : état de la
sortie 2
Description
Polarité de l'entrée numérique et
des sorties numériques :
inversée, si le bit est mis à 1
État électrique de l'entrée numé-
rique et des sorties numériques
bit mis à 1 si 24 V
État logique de l'entrée numérique
et des sorties numériques en te-
nant compte de la polarité : bit mis
à 1 si l'action est active
85
A
1)
A
−
2)
:
−
HBM