tRFC
Lautet die einstellung unter dRam timing [manual], können Sie hier die dRam
timing angeben. Gestattet es, stellt diese einstellung das nehmen der Zeit
RFC fest, um von zu lesen und zu einer Speicherzelle zu schreiben.
tWR
Lautet die einstellung unter dRam timing [manual], können Sie hier die dRam
timing angeben. unter dieser optionlegen Sie die WR-Verzögerung (in den
taktgeberzyklen) fest. dieses Verzögerung muss garantieren, dass daten
in den schreibenpuffern werden können zu den Speicherzellen geschrieben,
bevor Vor-aufladung auftritt.
tRRd
Lautet die einstellung unter dRam timing [manual], können Sie hier die dRam
timing angeben. diese option legt die aktiv-zu-aktive Verzögerung von den
unterschiedlichen angegrenzter teil des Speicher fest.
tWtR
Lautet die einstellung unter dRam timing [manual], können Sie hier die dRam
timing angeben. Hier stellen Sie den tWtR-Wert (Write data in to Read Com-
mand delay memory timing) ein. dieses setzt die mindestzahl der taktgeber-
zyklen fest, müssen die zwischen dem letzten gültigen Schreibenarbeitsgang
und der folgende gelesene Befehl zur gleichen internen Bank der ddR Vor-
richtung auftreten.
FSB/dRam Ratio
können Sie hier den FSB/Speicher des Ratios anpassen.
adjusted dRam Frequency (mHz)
Gibt der verstellt Frequenz des Speicher. nur anzeige.
Ht Link Control
drücken Sie die eingabetaste <enter>, um das untermenü aufzurufen.
Ht incoming/ outgoing Link Width
Setzt die Bandbreite des Hyper-transport Links fest. mit der einstellung [auto],
erkennt das System die Ht Link Bandbreite automatisch.
Ht Link Speed
Gibt die Betriebsfrequenz des taktgebers des Hypertransport Links vor. mit der
einstellung [auto], erkennt das System die Ht Link Geschwindigkeit automa-
tisch.
adjusted Ht Link Frequency (mHz)
Gibt der verstellt Frequenz des Ht-Links. nur anzeige – keine Änderung
möglich.
auto disable dRam/PCi Frequency
Lautet die einstellung auf [enabled] (eingeschaltet), deaktiviert das System die
taktung leerer PCi Sockel, um die elektromagnetische Störstrahlung (emi) zu
minimieren.
CPu Vdd Voltage (V), CPu-nB Vdd Voltage (V), dRam Voltage (V)
diese option bietet ihnen an, die Spannung der CPu, des Speichers und des
Chipsatz anzupassen.
94