4
Connexion ............................................................................................................................................ 75
4.1
Tension d'alimentation ............................................................................................................ 75
4.2
Interfaces PROFINET ............................................................................................................. 76
4.3
Schémas de raccordement et de principe .............................................................................. 78
4.3.1
Schéma de principe de l'unité CPU ........................................................................................ 78
4.3.2
Schéma de raccordement et de principe de la périphérie analogique intégrée ..................... 79
4.3.3
Schémas de raccordement et de principe de la périphérie TOR intégrée ............................. 88
4.3.4
Adresses des compteurs rapides ........................................................................................... 99
4.3.5
Adresses des générateurs d'impulsion dans les modes de fonctionnement modulation
de largeur d'impulsions (MLI) et sortie de fréquence............................................................ 103
4.3.6
Adresses des générateurs d'impulsions dans le mode de fonctionnement PTO ................. 104
4.3.7
Tableau de connexions des entrées ..................................................................................... 105
4.3.8
Tableau de connexion des sorties ........................................................................................ 106
5
Paramètres/plage d'adresses .............................................................................................................. 108
5.1
Plage d'adresses de la périphérie analogique intégrée ........................................................ 108
5.2
Plage d'adresses de la périphérie TOR intégrée .................................................................. 110
5.3
Plage d'adresses des compteurs rapides ............................................................................. 112
5.4
Plage d'adresses des générateurs d'impulsions .................................................................. 112
5.5
Types et plages de mesure de la périphérie analogique intégrée ........................................ 113
5.6
Type et plages de sortie de la périphérie analogique intégrée ............................................. 114
5.7
Paramètres de la périphérie analogique intégrée ................................................................. 115
5.8
Paramètres de la périphérie TOR intégrée ........................................................................... 118
6
Alarmes/Messages de diagnostic ........................................................................................................ 120
6.1
Signalisations d'état et de défauts ........................................................................................ 120
6.1.1
Signalisations d'état et de défauts de la partie CPU ............................................................ 120
6.1.2
Signalisations d'état et de défauts de la périphérie analogique intégrée ............................. 123
6.1.3
Signalisations d'état et de défauts de la périphérie TOR intégrée ....................................... 125
6.2
Alarmes et diagnostic............................................................................................................ 127
6.2.1
Alarmes et diagnostic de la partie CPU ................................................................................ 127
6.2.2
Alarmes et diagnostic de la périphérie analogique intégrée ................................................. 127
6.2.3
Alarmes et diagnostic de la périphérie TOR intégrée ........................................................... 130
7
Caractéristiques techniques ................................................................................................................ 133
A
Dessins cotés ..................................................................................................................................... 154
B
Enregistrements de paramètres .......................................................................................................... 156
B.1
Paramétrage et structure des enregistrements de paramètres de la périphérie
analogique intégrée .............................................................................................................. 156
B.2
Structure d'un enregistrement pour les voies d'entrée de la périphérie analogique
intégrée ................................................................................................................................. 157
B.3
Structure d'un enregistrement pour les voies de sortie de la périphérie analogique
intégrée ................................................................................................................................. 163
CPU 1511C-1 PN (6ES7511-1CK00-0AB0)
Manuel, 09/2016, A5E35306319-AB
Sommaire
7