modifications de la valeur de la phase (et non la phase proprement dite),
les changements de fréquence du signal sont à phase continue.
Registre
d'incrément
de phase (PIR)
64 bits
Circuit de l'accumulateur de phases
Le 33220A utilise un accumulateur de phases de 64 bits offrant une
résolution de fréquence interne de 2
que seuls les 14 ou 16 bits les plus significatifs du registre de phase sont
utilisés pour adresser la mémoire du signal. Par conséquent, lors de la
synthèse des fréquences basses (inférieures à 3,05 kHz pour un signal
typique de 16 K points), l'adresse ne changera pas pour chaque cycle
d'horloge. En revanche, à des fréquences plus élevées (supérieures à 3,05
kHz), l'adresse change de plus d'un emplacement à chaque cycle
d'horloge et certains points sont ignorés. Lorsque trop de points sont
ignorés, un phénomène dit de "repliement" survient et le signal émis est
quelque peu distordu.
D'après le théorème d'échantillonnage de Nyquist , pour empêcher le
repliement, la fréquence la plus élevée du signal émis désiré doit être
inférieure à la moitié
33220A émet une fréquence de 50 MHz ; le théorème de Nyquist limite
donc la fréquence la plus élevée à 25 MHz.
Synthèse numérique directe
Additionneur
50 MHz
64 bits
64 bits
Registre
de phase
-64
x 50 MHz ou 2,7 picohertz. Notez
de la fréquence d'échantillonnage. L'Agilent
Chapitre 7 Concepts
4
MSB
(14 ou 16 bits)
Adresse
Mémoire
de signal
353
7