AMETEK Programmable Power XPF Serie Manuel D'instructions page 135

Table des Matières

Publicité

Les langues disponibles
  • FR

Les langues disponibles

Limit Event Status Register y Limit Event Status Enable Register
En fuentes de alimentación de salida única solamente existe un Limit Event Status Register
(registro de estado de eventos de límite); en las fuentes duales (salvo cuando funcionen en
paralelo) existen dos. Estos se leen y borran utilizando respectivamente "LSR1?" y "LSR2?". En el
encendido, estos registros se encuentran a 0, fijándose inmediatamente para mostrar los nuevos
estados de límite.
Todo bit activado en el Limit Event Status Register que se corresponda con un bit activado en el
correspondiente Standard Event Status Enable Register (registro de habilitación de estado de
eventos de límite) provocará la activación del bit LIM1 o LIM2 en el Status Byte Register.
Bit 7:
Reservado para uso futuro
Bit 6:
Se activa cuando se produce una autodesconexión de seguridad que solamente puede
reiniciarse desde el panel frontal o desconectando y volviendo a conectar la alimentación
de CC.
Bit 5:
Reservado para uso futuro
Bit 4:
Se activa cuando la salida entra en el límite de energía (modo no regulado)
Bit 3:
Se activa cuando existe una desconexión por sobrecorriente en la salida
Bit 2:
Se activa cuando existe una desconexión por sobretensión en la salida
Bit 1:
Se activa cuando la salida entra en el límite de energía (modo CC)
Bit 0:
Se activa cuando la salida entra en el límite de energía (modo CV)
Status Byte Register y Service Request Enable Register
Ambos registros se implementan conforme a lo especificado por la norma IEEE 488.2.
Todo bit activado en el Status Byte Register (registro de bytes de estado) que se corresponda con
un bit activado en el Service Request Enable Register (registro de habilitación de peticiones de
servicio) provocará la activación del bit RQS/MSS en el Status Byte Register, generando así un
Service Request (petición de servicio) en el bus.
El Status Byte Register se lee bien mediante el comando *STB?, que retorna MSS en el bit 6, bien
mediante un sondeo en serie que retorna RQS en el bit 6. El Service Request Enable Register se
configura con el comando *SRE <nrf> y se lee con el comando *SRE?.
Bit 7 -
No se usa.
Bit 6 -
RQS/MSS. Este bit, tal y como lo define la norma IEEE 488.2, contiene tanto el mensaje
Requesting Service (solicitando servicio) como el mensaje Master Status Summary (resumen
de estado maestro). La señal RQS se retorna en respuesta a un sondeo en serie, y la señal
MSS se retorna en respuesta al comando *STB?
Bit 5 -
ESB. Event Status Bit (bit de estado del evento). Este bit se activa si algún bit activado en el
Standard Event Status Register se corresponde con un bit activado en el Standard Event
Status Enable Register.
Bit 4 -
MAV. Bit de Message Available (mensaje disponible). Se activará cuando el instrumento
cuente con un mensaje de respuesta formateado y listo para enviar al controlador. El bit se
desactivará una vez que se haya enviado el Response Message Terminator (finalizador del
mensaje de respuesta).
Bit 3 -
No se usa.
Bit 2 -
No se usa.
Bit 1 -
LIM2. Se activará en caso de que se activen cualesquiera bits en el Limit Event Status
Register 2 y se activen sus bits correspondientes en el Limit Event Status Enable Register 2.
Bit 0 -
LIM1. Se activará en caso de que se activen cualesquiera bits en el Limit Event Status
Register 1 y se activen sus bits correspondientes en el Limit Event Status Enable Register 1.
134

Publicité

Table des Matières
loading

Ce manuel est également adapté pour:

Xpf 60-10dXpf 60-10dp

Table des Matières