Cycle de la
La CPU écrit dans l'ET 200S 1SI
CPU
Cycle
Le programme utilisateur lit le 2ème segment du module :
suivant
(n + 2)
La CPU écrit la tâche pour acquitter le 2ème segment :
Cycle
Le module retourne à l'état de repos après que la première transaction de réception soit terminée.
suivant
(n + 3)
—
La CPU termine la tâche.
2.12.4
Exemple de déroulement d'une lecture de l'état des signaux V.24
Exemple d'exécution
Le tableau suivant montre, à titre d'exemple, comment la CPU lit l'état des signaux V.24 du
module d'interface série. La mémoire d'E/S comporte 8 octets.
Tableau 2- 25 Exemple d'exécution de lecture de l'état de signal V.24
Cycle de la
La CPU écrit dans l'ET 200S 1SI
CPU
1.
Le programme utilisateur lit le code de repos du module :
La CPU écrit la tâche pour la lecture de l'état de signal V.24 :
Modules d'interface série
Instructions de service, 03/2009, A5E00124882-05
2.12 Données de référence pour maîtres autres que PROFIBUS S7
La CPU lit dans l'ET 200S 1SI
La CPU lit dans l'ET 200S 1SI
Module d'interface série
103