Cycle
La CPU écrit dans l'ET 200S 1SI
de la
CPU
CPU attend l'acquittement au 4ème segment :
9.
Le programme utilisateur lit la réponse suivante du module :
La CPU n'envoie rien de neuf (les sorties restent identiques) et attend le dernier acquittement du module ;
l'émission du message au partenaire de communication est signalée.
n.
Quelques cycles de CPU plus tard, le programme utilisateur voit la réponse suivante du module :
—
La CPU écrit le code de repos dans la tâche et termine la tâche.
2.12.3
Exemple de déroulement lors d'une réception de données du module dans la
CPU
Exemple d'exécution
Le tableau suivant montre un exemple de réception d'un message du module d'interface
série par la CPU. La mémoire d'E/S comporte 8 octets. Le cycle DP est plus petit que le
cycle de la CPU, si bien qu'il n'y a pas de temps de latence dans le module.
Modules d'interface série
Instructions de service, 03/2009, A5E00124882-05
2.12 Données de référence pour maîtres autres que PROFIBUS S7
La CPU lit dans l'ET 200S 1SI
Module d'interface série
101