Status Byte Register et Service Request Enable Register
Ces deux registres sont exploités selon les impératifs d'IEEE Std. 488.2.
Tous les bits réglés dans le Status Byte Register qui correspondent aux bits réglés dans le Service
Request Enable Register entraînent le réglage du bit RQS/MSS dans le Status Byte Register, ce
qui produit un Service Request sur le bus.
Le Status Byte Register est lu soit par la commande ∗STB? qui renvoie MSS dans le bit 6, soit par
un Serial Poll qui renvoie RQS dans le bit 6. Le Service Request Enable Register est réglé par la
commande ∗SRE <nrf> et lu par la commande ∗SRE?
Bit 7 -
Non utilisé
Bit 6 -
RQS/MSS. Ce bit défini par IEEE Std. 488.2 contient le message Requesting Service ainsi
que le message Master Status Summary. RQS est renvoyé en réponse à une commande
Serial Poll et MSS en réponse à la commande ∗STB?
Bit 5 -
ESB. The Event Status Bit. Ce bit est réglé si des bits réglés dans le Standard Event Status
Register correspondent aux bits réglés dans le Standard Event Status Enable Register.
Bit 4 -
MAV. The Message Available Bit. Il est réglé lorsque l'instrument a un message de réponse
mis en forme et prêt à être transmis au contrôleur. Le bit est réinitialisé après transmission
du Response Message Terminator.
Bit 3 -
Non utilisé
Bit 2 -
Non utilisé
Bit 1 -
Non utilisé
Bit 0 -
Non utilisé
27
Modèle d'état